Algorithmic and Structural Circuit Technology Characteristics for Hardware Implementation of Operations with Quaternions in Functional Processors

The principal possibility of multiprocessor systems based on programmable integrated circuits with actually already achieved level of integration for direct hardware implementation of complete system operations with quaternions has been shown. Tabl.: 1. Fig.: 7. Refs: 10 titles.

Gespeichert in:
Bibliographische Detailangaben
Datum:2013
Hauptverfasser: Kalinovsky, Ya.O., Boyarinova, Ju. E., Tarasenko, V. P., Klyatchenko, J. M.
Format: Artikel
Sprache:Ukrainisch
Veröffentlicht: Інститут проблем реєстрації інформації НАН України 2013
Schlagworte:
Online Zugang:http://drsp.ipri.kiev.ua/article/view/103375
Tags: Tag hinzufügen
Keine Tags, Fügen Sie den ersten Tag hinzu!
Назва журналу:Data Recording, Storage & Processing

Institution

Data Recording, Storage & Processing
_version_ 1856543089951244288
author Kalinovsky, Ya.O.
Boyarinova, Ju. E.
Tarasenko, V. P.
Klyatchenko, J. M.
author_facet Kalinovsky, Ya.O.
Boyarinova, Ju. E.
Tarasenko, V. P.
Klyatchenko, J. M.
author_sort Kalinovsky, Ya.O.
baseUrl_str
collection OJS
datestamp_date 2020-12-28T22:42:39Z
description The principal possibility of multiprocessor systems based on programmable integrated circuits with actually already achieved level of integration for direct hardware implementation of complete system operations with quaternions has been shown. Tabl.: 1. Fig.: 7. Refs: 10 titles.
first_indexed 2025-07-17T10:55:47Z
format Article
id drspiprikievua-article-103375
institution Data Recording, Storage & Processing
language Ukrainian
last_indexed 2025-07-17T10:55:47Z
publishDate 2013
publisher Інститут проблем реєстрації інформації НАН України
record_format ojs
spelling drspiprikievua-article-1033752020-12-28T22:42:39Z Algorithmic and Structural Circuit Technology Characteristics for Hardware Implementation of Operations with Quaternions in Functional Processors Алгоритмически-структурные и схемотехнические особенности аппаратной реализации операций с кватернионами в функциональных процесорах Алгоритмічно-структурні та схемотехнічні особливості апаратної реалізації операцій з кватерніонами у функціональних процесорах Kalinovsky, Ya.O. Boyarinova, Ju. E. Tarasenko, V. P. Klyatchenko, J. M. hypercomplex number system quaternions the multiplication operation functional processor multi-processing information EPLD SIMD-architecture гіперкомплексні числові системи кватерніон операція множення функціональний процесор багатопроцесорна обробка інформації ПЛІС SIMD-архітектура гиперкомплексные числовые системы кватернионы операция умножения функциональный процессор многопроцессорная обработка информации ПЛИС SIMD-архитектура The principal possibility of multiprocessor systems based on programmable integrated circuits with actually already achieved level of integration for direct hardware implementation of complete system operations with quaternions has been shown. Tabl.: 1. Fig.: 7. Refs: 10 titles. Показана принципиальная возможность создания многопроцессорных систем на основе программируемых интегральных микросхем с уже реально достигнутым уровнем интеграции для прямой аппаратной реализации полной системы операций на кватернионах. Табл.: 1. Ил.: 7. Биб-лиогр.: 10 наим. Показано принципову можливість створення багатопроцесорних систем на основі програмованих інтегральних мікросхем з уже реально досягнутим рівнем інтеграції для прямої апаратної реалізації повної системи операцій над кватерніонами. Інститут проблем реєстрації інформації НАН України 2013-06-04 Article Article application/pdf http://drsp.ipri.kiev.ua/article/view/103375 10.35681/1560-9189.2013.15.2.103375 Data Recording, Storage & Processing; Vol. 15 No. 2 (2013); 17–28 Регистрация, хранение и обработка данных; Том 15 № 2 (2013); 17–28 Реєстрація, зберігання і обробка даних; Том 15 № 2 (2013); 17–28 1560-9189 uk http://drsp.ipri.kiev.ua/article/view/103375/98518 Авторське право (c) 2013 Реєстрація, зберігання і обробка даних
spellingShingle hypercomplex number system
quaternions
the multiplication operation
functional processor
multi-processing information
EPLD
SIMD-architecture
Kalinovsky, Ya.O.
Boyarinova, Ju. E.
Tarasenko, V. P.
Klyatchenko, J. M.
Algorithmic and Structural Circuit Technology Characteristics for Hardware Implementation of Operations with Quaternions in Functional Processors
title Algorithmic and Structural Circuit Technology Characteristics for Hardware Implementation of Operations with Quaternions in Functional Processors
title_alt Алгоритмически-структурные и схемотехнические особенности аппаратной реализации операций с кватернионами в функциональных процесорах
Алгоритмічно-структурні та схемотехнічні особливості апаратної реалізації операцій з кватерніонами у функціональних процесорах
title_full Algorithmic and Structural Circuit Technology Characteristics for Hardware Implementation of Operations with Quaternions in Functional Processors
title_fullStr Algorithmic and Structural Circuit Technology Characteristics for Hardware Implementation of Operations with Quaternions in Functional Processors
title_full_unstemmed Algorithmic and Structural Circuit Technology Characteristics for Hardware Implementation of Operations with Quaternions in Functional Processors
title_short Algorithmic and Structural Circuit Technology Characteristics for Hardware Implementation of Operations with Quaternions in Functional Processors
title_sort algorithmic and structural circuit technology characteristics for hardware implementation of operations with quaternions in functional processors
topic hypercomplex number system
quaternions
the multiplication operation
functional processor
multi-processing information
EPLD
SIMD-architecture
topic_facet hypercomplex number system
quaternions
the multiplication operation
functional processor
multi-processing information
EPLD
SIMD-architecture
гіперкомплексні числові системи
кватерніон
операція множення
функціональний процесор
багатопроцесорна обробка інформації
ПЛІС
SIMD-архітектура
гиперкомплексные числовые системы
кватернионы
операция умножения
функциональный процессор
многопроцессорная обработка информации
ПЛИС
SIMD-архитектура
url http://drsp.ipri.kiev.ua/article/view/103375
work_keys_str_mv AT kalinovskyyao algorithmicandstructuralcircuittechnologycharacteristicsforhardwareimplementationofoperationswithquaternionsinfunctionalprocessors
AT boyarinovajue algorithmicandstructuralcircuittechnologycharacteristicsforhardwareimplementationofoperationswithquaternionsinfunctionalprocessors
AT tarasenkovp algorithmicandstructuralcircuittechnologycharacteristicsforhardwareimplementationofoperationswithquaternionsinfunctionalprocessors
AT klyatchenkojm algorithmicandstructuralcircuittechnologycharacteristicsforhardwareimplementationofoperationswithquaternionsinfunctionalprocessors
AT kalinovskyyao algoritmičeskistrukturnyeishemotehničeskieosobennostiapparatnojrealizaciioperacijskvaternionamivfunkcionalʹnyhprocesorah
AT boyarinovajue algoritmičeskistrukturnyeishemotehničeskieosobennostiapparatnojrealizaciioperacijskvaternionamivfunkcionalʹnyhprocesorah
AT tarasenkovp algoritmičeskistrukturnyeishemotehničeskieosobennostiapparatnojrealizaciioperacijskvaternionamivfunkcionalʹnyhprocesorah
AT klyatchenkojm algoritmičeskistrukturnyeishemotehničeskieosobennostiapparatnojrealizaciioperacijskvaternionamivfunkcionalʹnyhprocesorah
AT kalinovskyyao algoritmíčnostrukturnítashemotehníčníosoblivostíaparatnoírealízacííoperacíjzkvaterníonamiufunkcíonalʹnihprocesorah
AT boyarinovajue algoritmíčnostrukturnítashemotehníčníosoblivostíaparatnoírealízacííoperacíjzkvaterníonamiufunkcíonalʹnihprocesorah
AT tarasenkovp algoritmíčnostrukturnítashemotehníčníosoblivostíaparatnoírealízacííoperacíjzkvaterníonamiufunkcíonalʹnihprocesorah
AT klyatchenkojm algoritmíčnostrukturnítashemotehníčníosoblivostíaparatnoírealízacííoperacíjzkvaterníonamiufunkcíonalʹnihprocesorah