2025-02-22T10:14:53-05:00 DEBUG: VuFindSearch\Backend\Solr\Connector: Query fl=%2A&wt=json&json.nl=arrarr&q=id%3A%22drspiprikievua-article-103375%22&qt=morelikethis&rows=5
2025-02-22T10:14:53-05:00 DEBUG: VuFindSearch\Backend\Solr\Connector: => GET http://localhost:8983/solr/biblio/select?fl=%2A&wt=json&json.nl=arrarr&q=id%3A%22drspiprikievua-article-103375%22&qt=morelikethis&rows=5
2025-02-22T10:14:53-05:00 DEBUG: VuFindSearch\Backend\Solr\Connector: <= 200 OK
2025-02-22T10:14:53-05:00 DEBUG: Deserialized SOLR response

Algorithmic and Structural Circuit Technology Characteristics for Hardware Implementation of Operations with Quaternions in Functional Processors

The principal possibility of multiprocessor systems based on programmable integrated circuits with actually already achieved level of integration for direct hardware implementation of complete system operations with quaternions has been shown. Tabl.: 1. Fig.: 7. Refs: 10 titles.

Saved in:
Bibliographic Details
Main Authors: Kalinovsky, Ya.O., Boyarinova, Ju. E., Tarasenko, V. P., Klyatchenko, J. M.
Format: Article
Language:Ukrainian
Published: Інститут проблем реєстрації інформації НАН України 2013
Subjects:
Online Access:http://drsp.ipri.kiev.ua/article/view/103375
Tags: Add Tag
No Tags, Be the first to tag this record!
id drspiprikievua-article-103375
record_format ojs
spelling drspiprikievua-article-1033752020-12-28T22:42:39Z Algorithmic and Structural Circuit Technology Characteristics for Hardware Implementation of Operations with Quaternions in Functional Processors Алгоритмически-структурные и схемотехнические особенности аппаратной реализации операций с кватернионами в функциональных процесорах Алгоритмічно-структурні та схемотехнічні особливості апаратної реалізації операцій з кватерніонами у функціональних процесорах Kalinovsky, Ya.O. Boyarinova, Ju. E. Tarasenko, V. P. Klyatchenko, J. M. hypercomplex number system quaternions the multiplication operation functional processor multi-processing information EPLD SIMD-architecture гіперкомплексні числові системи кватерніон операція множення функціональний процесор багатопроцесорна обробка інформації ПЛІС SIMD-архітектура гиперкомплексные числовые системы кватернионы операция умножения функциональный процессор многопроцессорная обработка информации ПЛИС SIMD-архитектура The principal possibility of multiprocessor systems based on programmable integrated circuits with actually already achieved level of integration for direct hardware implementation of complete system operations with quaternions has been shown. Tabl.: 1. Fig.: 7. Refs: 10 titles. Показана принципиальная возможность создания многопроцессорных систем на основе программируемых интегральных микросхем с уже реально достигнутым уровнем интеграции для прямой аппаратной реализации полной системы операций на кватернионах. Табл.: 1. Ил.: 7. Биб-лиогр.: 10 наим. Показано принципову можливість створення багатопроцесорних систем на основі програмованих інтегральних мікросхем з уже реально досягнутим рівнем інтеграції для прямої апаратної реалізації повної системи операцій над кватерніонами. Інститут проблем реєстрації інформації НАН України 2013-06-04 Article Article application/pdf http://drsp.ipri.kiev.ua/article/view/103375 10.35681/1560-9189.2013.15.2.103375 Data Recording, Storage & Processing; Vol. 15 No. 2 (2013); 17–28 Регистрация, хранение и обработка данных; Том 15 № 2 (2013); 17–28 Реєстрація, зберігання і обробка даних; Том 15 № 2 (2013); 17–28 1560-9189 uk http://drsp.ipri.kiev.ua/article/view/103375/98518 Авторське право (c) 2013 Реєстрація, зберігання і обробка даних
institution Data Recording, Storage & Processing
collection OJS
language Ukrainian
topic hypercomplex number system
quaternions
the multiplication operation
functional processor
multi-processing information
EPLD
SIMD-architecture
гіперкомплексні числові системи
кватерніон
операція множення
функціональний процесор
багатопроцесорна обробка інформації
ПЛІС
SIMD-архітектура
гиперкомплексные числовые системы
кватернионы
операция умножения
функциональный процессор
многопроцессорная обработка информации
ПЛИС
SIMD-архитектура
spellingShingle hypercomplex number system
quaternions
the multiplication operation
functional processor
multi-processing information
EPLD
SIMD-architecture
гіперкомплексні числові системи
кватерніон
операція множення
функціональний процесор
багатопроцесорна обробка інформації
ПЛІС
SIMD-архітектура
гиперкомплексные числовые системы
кватернионы
операция умножения
функциональный процессор
многопроцессорная обработка информации
ПЛИС
SIMD-архитектура
Kalinovsky, Ya.O.
Boyarinova, Ju. E.
Tarasenko, V. P.
Klyatchenko, J. M.
Algorithmic and Structural Circuit Technology Characteristics for Hardware Implementation of Operations with Quaternions in Functional Processors
topic_facet hypercomplex number system
quaternions
the multiplication operation
functional processor
multi-processing information
EPLD
SIMD-architecture
гіперкомплексні числові системи
кватерніон
операція множення
функціональний процесор
багатопроцесорна обробка інформації
ПЛІС
SIMD-архітектура
гиперкомплексные числовые системы
кватернионы
операция умножения
функциональный процессор
многопроцессорная обработка информации
ПЛИС
SIMD-архитектура
format Article
author Kalinovsky, Ya.O.
Boyarinova, Ju. E.
Tarasenko, V. P.
Klyatchenko, J. M.
author_facet Kalinovsky, Ya.O.
Boyarinova, Ju. E.
Tarasenko, V. P.
Klyatchenko, J. M.
author_sort Kalinovsky, Ya.O.
title Algorithmic and Structural Circuit Technology Characteristics for Hardware Implementation of Operations with Quaternions in Functional Processors
title_short Algorithmic and Structural Circuit Technology Characteristics for Hardware Implementation of Operations with Quaternions in Functional Processors
title_full Algorithmic and Structural Circuit Technology Characteristics for Hardware Implementation of Operations with Quaternions in Functional Processors
title_fullStr Algorithmic and Structural Circuit Technology Characteristics for Hardware Implementation of Operations with Quaternions in Functional Processors
title_full_unstemmed Algorithmic and Structural Circuit Technology Characteristics for Hardware Implementation of Operations with Quaternions in Functional Processors
title_sort algorithmic and structural circuit technology characteristics for hardware implementation of operations with quaternions in functional processors
title_alt Алгоритмически-структурные и схемотехнические особенности аппаратной реализации операций с кватернионами в функциональных процесорах
Алгоритмічно-структурні та схемотехнічні особливості апаратної реалізації операцій з кватерніонами у функціональних процесорах
description The principal possibility of multiprocessor systems based on programmable integrated circuits with actually already achieved level of integration for direct hardware implementation of complete system operations with quaternions has been shown. Tabl.: 1. Fig.: 7. Refs: 10 titles.
publisher Інститут проблем реєстрації інформації НАН України
publishDate 2013
url http://drsp.ipri.kiev.ua/article/view/103375
work_keys_str_mv AT kalinovskyyao algorithmicandstructuralcircuittechnologycharacteristicsforhardwareimplementationofoperationswithquaternionsinfunctionalprocessors
AT boyarinovajue algorithmicandstructuralcircuittechnologycharacteristicsforhardwareimplementationofoperationswithquaternionsinfunctionalprocessors
AT tarasenkovp algorithmicandstructuralcircuittechnologycharacteristicsforhardwareimplementationofoperationswithquaternionsinfunctionalprocessors
AT klyatchenkojm algorithmicandstructuralcircuittechnologycharacteristicsforhardwareimplementationofoperationswithquaternionsinfunctionalprocessors
AT kalinovskyyao algoritmičeskistrukturnyeishemotehničeskieosobennostiapparatnojrealizaciioperacijskvaternionamivfunkcionalʹnyhprocesorah
AT boyarinovajue algoritmičeskistrukturnyeishemotehničeskieosobennostiapparatnojrealizaciioperacijskvaternionamivfunkcionalʹnyhprocesorah
AT tarasenkovp algoritmičeskistrukturnyeishemotehničeskieosobennostiapparatnojrealizaciioperacijskvaternionamivfunkcionalʹnyhprocesorah
AT klyatchenkojm algoritmičeskistrukturnyeishemotehničeskieosobennostiapparatnojrealizaciioperacijskvaternionamivfunkcionalʹnyhprocesorah
AT kalinovskyyao algoritmíčnostrukturnítashemotehníčníosoblivostíaparatnoírealízacííoperacíjzkvaterníonamiufunkcíonalʹnihprocesorah
AT boyarinovajue algoritmíčnostrukturnítashemotehníčníosoblivostíaparatnoírealízacííoperacíjzkvaterníonamiufunkcíonalʹnihprocesorah
AT tarasenkovp algoritmíčnostrukturnítashemotehníčníosoblivostíaparatnoírealízacííoperacíjzkvaterníonamiufunkcíonalʹnihprocesorah
AT klyatchenkojm algoritmíčnostrukturnítashemotehníčníosoblivostíaparatnoírealízacííoperacíjzkvaterníonamiufunkcíonalʹnihprocesorah
first_indexed 2024-04-21T19:33:24Z
last_indexed 2024-04-21T19:33:24Z
_version_ 1796974056578220032