Реализация схемы совмещенного автомата в базисе FPGA
Предложен метод синтеза совмещенного микропрограммного автомата в базисе СБИС типа FPGA. Метод позволяет получить схему с минимальным числом элементов LUT и блоков EMB. Ключевые слова: совмещенный автомат, FPGA, LUT, EMB...
Збережено в:
Дата: | 2016 |
---|---|
Автори: | , , , |
Формат: | Стаття |
Мова: | Russian |
Опубліковано: |
Інститут кібернетики ім. В.М. Глушкова НАН України
2016
|
Назва видання: | Комп’ютерні засоби, мережі та системи |
Онлайн доступ: | http://dspace.nbuv.gov.ua/handle/123456789/122858 |
Теги: |
Додати тег
Немає тегів, Будьте першим, хто поставить тег для цього запису!
|
Назва журналу: | Digital Library of Periodicals of National Academy of Sciences of Ukraine |
Цитувати: | Реализация схемы совмещенного автомата в базисе FPGA / А.А. Баркалов, Л.А. Титаренко, Я.Е. Визор, А.В. Матвиенко // Комп’ютерні засоби, мережі та системи.— 2016.— № 15.— С. 10-19.— Бібліогр.: 15 назв.— рос. |
Репозитарії
Digital Library of Periodicals of National Academy of Sciences of Ukraineid |
irk-123456789-122858 |
---|---|
record_format |
dspace |
spelling |
irk-123456789-1228582017-07-22T03:03:40Z Реализация схемы совмещенного автомата в базисе FPGA Баркалов, А.А. Титаренко, Л.А. Визор, Я.Е. Матвиенко, А.В. Предложен метод синтеза совмещенного микропрограммного автомата в базисе СБИС типа FPGA. Метод позволяет получить схему с минимальным числом элементов LUT и блоков EMB. Ключевые слова: совмещенный автомат, FPGA, LUT, EMB Запропоновано метод синтезу суміщеного мікропрограмного автомата, орієнтований на НВІС типу FPGA. Метод дозволяє отримати схему з мінімальним числом елементів LUT і блоків EMB. The method is proposed for realization of combined microprogrammed automation targeting FPGA. The method allows obtaining a circuit with minimum number of LUTs and EMBs. 2016 Article Реализация схемы совмещенного автомата в базисе FPGA / А.А. Баркалов, Л.А. Титаренко, Я.Е. Визор, А.В. Матвиенко // Комп’ютерні засоби, мережі та системи.— 2016.— № 15.— С. 10-19.— Бібліогр.: 15 назв.— рос. 1817-9908 http://dspace.nbuv.gov.ua/handle/123456789/122858 004.274 ru Комп’ютерні засоби, мережі та системи Інститут кібернетики ім. В.М. Глушкова НАН України |
institution |
Digital Library of Periodicals of National Academy of Sciences of Ukraine |
collection |
DSpace DC |
language |
Russian |
description |
Предложен метод синтеза совмещенного микропрограммного автомата в базисе СБИС типа FPGA. Метод позволяет получить схему с минимальным числом элементов LUT и блоков EMB. Ключевые слова: совмещенный автомат, FPGA, LUT, EMB |
format |
Article |
author |
Баркалов, А.А. Титаренко, Л.А. Визор, Я.Е. Матвиенко, А.В. |
spellingShingle |
Баркалов, А.А. Титаренко, Л.А. Визор, Я.Е. Матвиенко, А.В. Реализация схемы совмещенного автомата в базисе FPGA Комп’ютерні засоби, мережі та системи |
author_facet |
Баркалов, А.А. Титаренко, Л.А. Визор, Я.Е. Матвиенко, А.В. |
author_sort |
Баркалов, А.А. |
title |
Реализация схемы совмещенного автомата в базисе FPGA |
title_short |
Реализация схемы совмещенного автомата в базисе FPGA |
title_full |
Реализация схемы совмещенного автомата в базисе FPGA |
title_fullStr |
Реализация схемы совмещенного автомата в базисе FPGA |
title_full_unstemmed |
Реализация схемы совмещенного автомата в базисе FPGA |
title_sort |
реализация схемы совмещенного автомата в базисе fpga |
publisher |
Інститут кібернетики ім. В.М. Глушкова НАН України |
publishDate |
2016 |
url |
http://dspace.nbuv.gov.ua/handle/123456789/122858 |
citation_txt |
Реализация схемы совмещенного автомата в базисе FPGA / А.А. Баркалов, Л.А. Титаренко, Я.Е. Визор, А.В. Матвиенко // Комп’ютерні засоби, мережі та системи.— 2016.— № 15.— С. 10-19.— Бібліогр.: 15 назв.— рос. |
series |
Комп’ютерні засоби, мережі та системи |
work_keys_str_mv |
AT barkalovaa realizaciâshemysovmeŝennogoavtomatavbazisefpga AT titarenkola realizaciâshemysovmeŝennogoavtomatavbazisefpga AT vizorâe realizaciâshemysovmeŝennogoavtomatavbazisefpga AT matvienkoav realizaciâshemysovmeŝennogoavtomatavbazisefpga |
first_indexed |
2023-10-18T20:42:46Z |
last_indexed |
2023-10-18T20:42:46Z |
_version_ |
1796150915140419584 |