Метод побудови паралельних систем нечіткого логічного виведення на основі графічних прискорювачів
Розроблено та обґрунтовано метод побудови паралельних систем нечіткого логічного виведення Такагі – Сугено на основі графічних прискорювачів Nvidia. Розроблено інтелектуальну систему оцінювання якості стартапів на основі ієрархічних систем нечіткого логічного виведення Такагі – Сугено. Встановлено о...
Збережено в:
Дата: | 2017 |
---|---|
Автори: | , |
Формат: | Стаття |
Мова: | Ukrainian |
Опубліковано: |
Інститут програмних систем НАН України
2017
|
Назва видання: | Проблеми програмування |
Теми: | |
Онлайн доступ: | http://dspace.nbuv.gov.ua/handle/123456789/144505 |
Теги: |
Додати тег
Немає тегів, Будьте першим, хто поставить тег для цього запису!
|
Назва журналу: | Digital Library of Periodicals of National Academy of Sciences of Ukraine |
Цитувати: | Метод побудови паралельних систем нечіткого логічного виведення на основі графічних прискорювачів / С.В. Єршов, Р.М. Пономаренко // Проблеми програмування. — 2017. — № 4. — С. 3-15. — Бібліогр.: 13 назв. — укр. |
Репозитарії
Digital Library of Periodicals of National Academy of Sciences of Ukraineid |
irk-123456789-144505 |
---|---|
record_format |
dspace |
spelling |
irk-123456789-1445052018-12-26T01:23:18Z Метод побудови паралельних систем нечіткого логічного виведення на основі графічних прискорювачів Єршов, С.В. Пономаренко, Р.М. Моделі та засоби паралельних і розподілених програм Розроблено та обґрунтовано метод побудови паралельних систем нечіткого логічного виведення Такагі – Сугено на основі графічних прискорювачів Nvidia. Розроблено інтелектуальну систему оцінювання якості стартапів на основі ієрархічних систем нечіткого логічного виведення Такагі – Сугено. Встановлено оцінки прискорення систем нечіткого виведення, що побудовані за зазначеним методом, здійснено порівняльну характеристику з варіантами нечітких систем, що реалізовані на базі технології паралельного програмування MPI. Разработан и обоснован метод построения параллельных иерархических систем нечеткого логического вывода с использованием ярусно-параллельной формы алгоритмов на основе графических ускорителей Nvidia и технологии CUDA. Обоснована эффективность применения иерархических систем нечеткого логического вывода для построения диагностических интеллектуальных систем. Рассматриваются способы организации эффективных вычислений на графических ускорителях с целью распараллеливания нечетких иерархических систем. Разработана интеллектуальная система оценивания качества стартапов на основе иерархии блоков нечетких правил Такаги – Сугено. Получены оценки ускорения для разработанной интеллектуальной системы оценивания качества стартапов, а также для нечетких систем, зависимости между блоками правил которых сгенерированы случайным образом. Представлена сравнительная характеристика полученных оценок ускорения и оценок ускорения вариантов нечетких систем на основе технологии MPI. Обоснованы преимущества разработанного метода распараллеливания систем нечеткого логического вывода на основе графических ускорителей. We examine a new method for constructing parallel hierarchical systems of fuzzy logic inference using multi-tier parallel form of algorithms based on Nvidia GPU accelerators and CUDA technology. The efficiency of application of hierarchical systems of fuzzy inference for development of diagnostic intelligent system is substantiated. We characterize the organization of efficient computations on graphic accelerators with the aim of achieving maximum degree of parallelism in fuzzy hierarchical systems. In particular, the above organization relies on parallelization of rules inside each block of fuzzy rules. An intelligent software system for assessing the quality of startups based on parallel inference architecture that contains Takagi – Sugeno blocks of fuzzy rules is developed. The experiment is conducted to demonstrate acceleration estimates for developed intellectual system for assessing the quality of startups as well as for more complex systems with randomly generated dependencies between blocks of rules. We compare characteristics of the obtained acceleration estimates with corresponding estimates for hierarchical fuzzy systems based on the distributed computing technology and MPI message exchange. The advantages of developed method for construction of parallel fuzzy inference based on GPU are substantiated. 2017 Article Метод побудови паралельних систем нечіткого логічного виведення на основі графічних прискорювачів / С.В. Єршов, Р.М. Пономаренко // Проблеми програмування. — 2017. — № 4. — С. 3-15. — Бібліогр.: 13 назв. — укр. 1727-4907 http://dspace.nbuv.gov.ua/handle/123456789/144505 681.3.06 uk Проблеми програмування Інститут програмних систем НАН України |
institution |
Digital Library of Periodicals of National Academy of Sciences of Ukraine |
collection |
DSpace DC |
language |
Ukrainian |
topic |
Моделі та засоби паралельних і розподілених програм Моделі та засоби паралельних і розподілених програм |
spellingShingle |
Моделі та засоби паралельних і розподілених програм Моделі та засоби паралельних і розподілених програм Єршов, С.В. Пономаренко, Р.М. Метод побудови паралельних систем нечіткого логічного виведення на основі графічних прискорювачів Проблеми програмування |
description |
Розроблено та обґрунтовано метод побудови паралельних систем нечіткого логічного виведення Такагі – Сугено на основі графічних прискорювачів Nvidia. Розроблено інтелектуальну систему оцінювання якості стартапів на основі ієрархічних систем нечіткого логічного виведення Такагі – Сугено. Встановлено оцінки прискорення систем нечіткого виведення, що побудовані за зазначеним методом, здійснено порівняльну характеристику з варіантами нечітких систем, що реалізовані на базі технології паралельного програмування MPI. |
format |
Article |
author |
Єршов, С.В. Пономаренко, Р.М. |
author_facet |
Єршов, С.В. Пономаренко, Р.М. |
author_sort |
Єршов, С.В. |
title |
Метод побудови паралельних систем нечіткого логічного виведення на основі графічних прискорювачів |
title_short |
Метод побудови паралельних систем нечіткого логічного виведення на основі графічних прискорювачів |
title_full |
Метод побудови паралельних систем нечіткого логічного виведення на основі графічних прискорювачів |
title_fullStr |
Метод побудови паралельних систем нечіткого логічного виведення на основі графічних прискорювачів |
title_full_unstemmed |
Метод побудови паралельних систем нечіткого логічного виведення на основі графічних прискорювачів |
title_sort |
метод побудови паралельних систем нечіткого логічного виведення на основі графічних прискорювачів |
publisher |
Інститут програмних систем НАН України |
publishDate |
2017 |
topic_facet |
Моделі та засоби паралельних і розподілених програм |
url |
http://dspace.nbuv.gov.ua/handle/123456789/144505 |
citation_txt |
Метод побудови паралельних систем нечіткого логічного виведення на основі графічних прискорювачів / С.В. Єршов, Р.М. Пономаренко // Проблеми програмування. — 2017. — № 4. — С. 3-15. — Бібліогр.: 13 назв. — укр. |
series |
Проблеми програмування |
work_keys_str_mv |
AT êršovsv metodpobudoviparalelʹnihsistemnečítkogologíčnogovivedennânaosnovígrafíčnihpriskorûvačív AT ponomarenkorm metodpobudoviparalelʹnihsistemnečítkogologíčnogovivedennânaosnovígrafíčnihpriskorûvačív |
first_indexed |
2023-05-20T17:19:44Z |
last_indexed |
2023-05-20T17:19:44Z |
_version_ |
1796153046818881536 |