Програмні засоби моделювання системи управління векторною тягою реактивного двигуна

Стаття присвячена розробці контролера системи управління векторною тягою двигуна реактивного винищувача, його розрахунку, моделюванню програмним пакетом MatLab та опису його мовою VHDL, який здатний здійснювати управління відхиленням реактивного струменя двигуна від напрямку, що відповідає крейсерсь...

Повний опис

Збережено в:
Бібліографічні деталі
Дата:2018
Автори: Дорошенко, А.Ю., Шимкович, В.М., Федоренко, В.О.
Формат: Стаття
Мова:Ukrainian
Опубліковано: Інститут програмних систем НАН України 2018
Назва видання:Проблеми програмування
Теми:
Онлайн доступ:http://dspace.nbuv.gov.ua/handle/123456789/144641
Теги: Додати тег
Немає тегів, Будьте першим, хто поставить тег для цього запису!
Назва журналу:Digital Library of Periodicals of National Academy of Sciences of Ukraine
Цитувати:Програмні засоби моделювання системи управління векторною тягою реактивного двигуна / А.Ю. Дорошенко, В.М. Шимкович, В.О. Федоренко // Проблеми програмування. — 2018. — № 2-3. — С. 296-304. — Бібліогр.: 19 назв. — укр.

Репозитарії

Digital Library of Periodicals of National Academy of Sciences of Ukraine
Опис
Резюме:Стаття присвячена розробці контролера системи управління векторною тягою двигуна реактивного винищувача, його розрахунку, моделюванню програмним пакетом MatLab та опису його мовою VHDL, який здатний здійснювати управління відхиленням реактивного струменя двигуна від напрямку, що відповідає крейсерському режиму. У статті синтезований цифровий ПІД-регулятор для покращення якісних показників роботи. Розроблена загальна структурна схема, яка показує необхідні датчики з яких знімається інформація, блок управління, що виконує обробку даних та передає сформований сигнал на виконуючі пристрої (сервоприводи) для керування реактивним потоком у двигуні. Згідно до характеристик обраного сервопривода розроблено відповідну передатну функцію. Для покращення характеристик процесу управління реалізовано апаратно чотири паралельно діючих ПІД-регулятора, з паралельними обчисленнями в кожному з блоків ПІД-регулятора, на одному чіпі FPGA.