Реализация схемы устройства управления на FPGA

Предложена реализация схемы устройства управления на FPGA для цифровых устройств, для чего использованы особенности автомату Мура и базиса FPGA, что приводит к сокращению числа необходимых LUT-элементов....

Повний опис

Збережено в:
Бібліографічні деталі
Дата:2013
Автори: Баркалов, А.А., Визор, Я.Е., Матвиенко, А.В.
Формат: Стаття
Мова:Russian
Опубліковано: Міжнародний науково-навчальний центр інформаційних технологій і систем НАН та МОН України 2013
Назва видання:Управляющие системы и машины
Теми:
Онлайн доступ:http://dspace.nbuv.gov.ua/handle/123456789/83128
Теги: Додати тег
Немає тегів, Будьте першим, хто поставить тег для цього запису!
Назва журналу:Digital Library of Periodicals of National Academy of Sciences of Ukraine
Цитувати:Реализация схемы устройства управления на FPGA / А.А. Баркалов, Я.Е. Визор, А.В. Матвиенко // Управляющие системы и машины. — 2013. — № 1. — С. 42-45. — Бібліогр.: 7 назв. — рос.

Репозитарії

Digital Library of Periodicals of National Academy of Sciences of Ukraine
id irk-123456789-83128
record_format dspace
spelling irk-123456789-831282015-06-16T03:55:16Z Реализация схемы устройства управления на FPGA Баркалов, А.А. Визор, Я.Е. Матвиенко, А.В. Технические средства информатики Предложена реализация схемы устройства управления на FPGA для цифровых устройств, для чего использованы особенности автомату Мура и базиса FPGA, что приводит к сокращению числа необходимых LUT-элементов. Implementation of the scheme of the control device on FPGA for digital devices is suggested. To implement the scheme used by Moore and features automatic basis FPGA, which leads to a decrease in the number of LUT-elements required for the implementation of the scheme. Запропоновано реалізацію схеми пристрою керування на FPGA для цифрових пристроїв. Для реалізації схеми використовуються особливості автомата Мура і базису FPGA, що призводить до зменшення числа необхідних LUT-елементів. 2013 Article Реализация схемы устройства управления на FPGA / А.А. Баркалов, Я.Е. Визор, А.В. Матвиенко // Управляющие системы и машины. — 2013. — № 1. — С. 42-45. — Бібліогр.: 7 назв. — рос. 0130-5395 http://dspace.nbuv.gov.ua/handle/123456789/83128 004.274 ru Управляющие системы и машины Міжнародний науково-навчальний центр інформаційних технологій і систем НАН та МОН України
institution Digital Library of Periodicals of National Academy of Sciences of Ukraine
collection DSpace DC
language Russian
topic Технические средства информатики
Технические средства информатики
spellingShingle Технические средства информатики
Технические средства информатики
Баркалов, А.А.
Визор, Я.Е.
Матвиенко, А.В.
Реализация схемы устройства управления на FPGA
Управляющие системы и машины
description Предложена реализация схемы устройства управления на FPGA для цифровых устройств, для чего использованы особенности автомату Мура и базиса FPGA, что приводит к сокращению числа необходимых LUT-элементов.
format Article
author Баркалов, А.А.
Визор, Я.Е.
Матвиенко, А.В.
author_facet Баркалов, А.А.
Визор, Я.Е.
Матвиенко, А.В.
author_sort Баркалов, А.А.
title Реализация схемы устройства управления на FPGA
title_short Реализация схемы устройства управления на FPGA
title_full Реализация схемы устройства управления на FPGA
title_fullStr Реализация схемы устройства управления на FPGA
title_full_unstemmed Реализация схемы устройства управления на FPGA
title_sort реализация схемы устройства управления на fpga
publisher Міжнародний науково-навчальний центр інформаційних технологій і систем НАН та МОН України
publishDate 2013
topic_facet Технические средства информатики
url http://dspace.nbuv.gov.ua/handle/123456789/83128
citation_txt Реализация схемы устройства управления на FPGA / А.А. Баркалов, Я.Е. Визор, А.В. Матвиенко // Управляющие системы и машины. — 2013. — № 1. — С. 42-45. — Бібліогр.: 7 назв. — рос.
series Управляющие системы и машины
work_keys_str_mv AT barkalovaa realizaciâshemyustrojstvaupravleniânafpga
AT vizorâe realizaciâshemyustrojstvaupravleniânafpga
AT matvienkoav realizaciâshemyustrojstvaupravleniânafpga
first_indexed 2023-10-18T19:26:07Z
last_indexed 2023-10-18T19:26:07Z
_version_ 1796146943701811200