Интеллектуальная система памяти с секционированными модулями на ПЛИС и кольцевыми шинами

Предложена оригинальная структурная схема интеллектуальной системы памяти с секционированными модулями на ПЛИС с интефейсом PCI-Express и кольцевыми шинами, обеспечивающая масштабирование и повышение производительности системы в целом путем распараллеливания и реализации фрагментов алгоритма или под...

Full description

Saved in:
Bibliographic Details
Published in:Управляющие системы и машины
Date:2017
Main Authors: Палагин, А.В., Боюн, В.П., Яковлев, Ю.С.
Format: Article
Language:Russian
Published: Міжнародний науково-навчальний центр інформаційних технологій і систем НАН та МОН України 2017
Subjects:
Online Access:https://nasplib.isofts.kiev.ua/handle/123456789/132389
Tags: Add Tag
No Tags, Be the first to tag this record!
Journal Title:Digital Library of Periodicals of National Academy of Sciences of Ukraine
Cite this:Интеллектуальная система памяти с секционированными модулями на ПЛИС и кольцевыми шинами / А.В. Палагин, В.П. Боюн, Ю.С. Яковлев // Управляющие системы и машины. — 2017. — № 6. — С. 17-25. — Бібліогр.: 11 назв. — рос.

Institution

Digital Library of Periodicals of National Academy of Sciences of Ukraine
_version_ 1862696789376761856
author Палагин, А.В.
Боюн, В.П.
Яковлев, Ю.С.
author_facet Палагин, А.В.
Боюн, В.П.
Яковлев, Ю.С.
citation_txt Интеллектуальная система памяти с секционированными модулями на ПЛИС и кольцевыми шинами / А.В. Палагин, В.П. Боюн, Ю.С. Яковлев // Управляющие системы и машины. — 2017. — № 6. — С. 17-25. — Бібліогр.: 11 назв. — рос.
collection DSpace DC
container_title Управляющие системы и машины
description Предложена оригинальная структурная схема интеллектуальной системы памяти с секционированными модулями на ПЛИС с интефейсом PCI-Express и кольцевыми шинами, обеспечивающая масштабирование и повышение производительности системы в целом путем распараллеливания и реализации фрагментов алгоритма или подпрограмм пользовательской задачи одновременно несколькими или всеми секциями. Запропоновано оригінальну структурну схему інтелектуальної системи пам'яті з секционованими модулями на ПЛІС з интефейсом PCІ-Express, та кільцевими шинами, що забезпечує масштабування та підвищення продуктивності системи у цілому шляхом розпаралелювання і реалізації фрагментів алгоритму або підпрограм користувацького завдання одночасно декількома або всіма секціями. The aim. The original block diagram of intellectual memory system with the partitioned modules on FPGA with PCIExpress interface and the ring-bus circuits is offered, which provides scaling and increasing system productivity in whole by parallelizing and implementing the fragments of algorithm or subroutines of the user problem simultaneously by several or all sections. The concepts. Thus application of ring-bus circuits as well as application of FPGA, already on its own account in comparison with the traditional approaches of the memory systems construction, increase system productivity at the expense of some technological limitations through placing of ring-bus circuits on a chip, information consolidation in certain quanta of time for ring-bus circuits, etc., and also through hardware realization of the adequate mapping of algorithm of a solved problem on FPGA in parallel to the programme realization of the same algorithm. In addition, FPGA can be used for both information storage and information processing. Conclusion. Already these factors allow to conclude that, through application of N of the partitioned modules of memory on FPGA containing ring-bus circuits, the productivity of such system increases approximately in N times through paralleling of the user problem. The important factor is also that, besides traditional operations of the information record, storage and deliveries, the means of the information processing are situated here in immediate proximity, endowing memory system with properties of intellectuality, which also affects the productivity of such system and the area of its application.
first_indexed 2025-12-07T16:28:45Z
format Article
fulltext
id nasplib_isofts_kiev_ua-123456789-132389
institution Digital Library of Periodicals of National Academy of Sciences of Ukraine
issn 0130-5395
language Russian
last_indexed 2025-12-07T16:28:45Z
publishDate 2017
publisher Міжнародний науково-навчальний центр інформаційних технологій і систем НАН та МОН України
record_format dspace
spelling Палагин, А.В.
Боюн, В.П.
Яковлев, Ю.С.
2018-04-19T06:41:24Z
2018-04-19T06:41:24Z
2017
Интеллектуальная система памяти с секционированными модулями на ПЛИС и кольцевыми шинами / А.В. Палагин, В.П. Боюн, Ю.С. Яковлев // Управляющие системы и машины. — 2017. — № 6. — С. 17-25. — Бібліогр.: 11 назв. — рос.
0130-5395
https://nasplib.isofts.kiev.ua/handle/123456789/132389
004.27; 004.25; 004.382.2
Предложена оригинальная структурная схема интеллектуальной системы памяти с секционированными модулями на ПЛИС с интефейсом PCI-Express и кольцевыми шинами, обеспечивающая масштабирование и повышение производительности системы в целом путем распараллеливания и реализации фрагментов алгоритма или подпрограмм пользовательской задачи одновременно несколькими или всеми секциями.
Запропоновано оригінальну структурну схему інтелектуальної системи пам'яті з секционованими модулями на ПЛІС з интефейсом PCІ-Express, та кільцевими шинами, що забезпечує масштабування та підвищення продуктивності системи у цілому шляхом розпаралелювання і реалізації фрагментів алгоритму або підпрограм користувацького завдання одночасно декількома або всіма секціями.
The aim. The original block diagram of intellectual memory system with the partitioned modules on FPGA with PCIExpress interface and the ring-bus circuits is offered, which provides scaling and increasing system productivity in whole by parallelizing and implementing the fragments of algorithm or subroutines of the user problem simultaneously by several or all sections. The concepts. Thus application of ring-bus circuits as well as application of FPGA, already on its own account in comparison with the traditional approaches of the memory systems construction, increase system productivity at the expense of some technological limitations through placing of ring-bus circuits on a chip, information consolidation in certain quanta of time for ring-bus circuits, etc., and also through hardware realization of the adequate mapping of algorithm of a solved problem on FPGA in parallel to the programme realization of the same algorithm. In addition, FPGA can be used for both information storage and information processing. Conclusion. Already these factors allow to conclude that, through application of N of the partitioned modules of memory on FPGA containing ring-bus circuits, the productivity of such system increases approximately in N times through paralleling of the user problem. The important factor is also that, besides traditional operations of the information record, storage and deliveries, the means of the information processing are situated here in immediate proximity, endowing memory system with properties of intellectuality, which also affects the productivity of such system and the area of its application.
ru
Міжнародний науково-навчальний центр інформаційних технологій і систем НАН та МОН України
Управляющие системы и машины
Интеллектуальные информационные технологии и системы
Интеллектуальная система памяти с секционированными модулями на ПЛИС и кольцевыми шинами
Інтелектуальна система пам’яті з секціонованими модулями на ПЛІС та кільцевими шинами
Intellectual Memory System with the Partitioned Modules on FPGA and Ring-bus Circuits
Article
published earlier
spellingShingle Интеллектуальная система памяти с секционированными модулями на ПЛИС и кольцевыми шинами
Палагин, А.В.
Боюн, В.П.
Яковлев, Ю.С.
Интеллектуальные информационные технологии и системы
title Интеллектуальная система памяти с секционированными модулями на ПЛИС и кольцевыми шинами
title_alt Інтелектуальна система пам’яті з секціонованими модулями на ПЛІС та кільцевими шинами
Intellectual Memory System with the Partitioned Modules on FPGA and Ring-bus Circuits
title_full Интеллектуальная система памяти с секционированными модулями на ПЛИС и кольцевыми шинами
title_fullStr Интеллектуальная система памяти с секционированными модулями на ПЛИС и кольцевыми шинами
title_full_unstemmed Интеллектуальная система памяти с секционированными модулями на ПЛИС и кольцевыми шинами
title_short Интеллектуальная система памяти с секционированными модулями на ПЛИС и кольцевыми шинами
title_sort интеллектуальная система памяти с секционированными модулями на плис и кольцевыми шинами
topic Интеллектуальные информационные технологии и системы
topic_facet Интеллектуальные информационные технологии и системы
url https://nasplib.isofts.kiev.ua/handle/123456789/132389
work_keys_str_mv AT palaginav intellektualʹnaâsistemapamâtissekcionirovannymimodulâminaplisikolʹcevymišinami
AT boûnvp intellektualʹnaâsistemapamâtissekcionirovannymimodulâminaplisikolʹcevymišinami
AT âkovlevûs intellektualʹnaâsistemapamâtissekcionirovannymimodulâminaplisikolʹcevymišinami
AT palaginav íntelektualʹnasistemapamâtízsekcíonovanimimodulâminaplístakílʹcevimišinami
AT boûnvp íntelektualʹnasistemapamâtízsekcíonovanimimodulâminaplístakílʹcevimišinami
AT âkovlevûs íntelektualʹnasistemapamâtízsekcíonovanimimodulâminaplístakílʹcevimišinami
AT palaginav intellectualmemorysystemwiththepartitionedmodulesonfpgaandringbuscircuits
AT boûnvp intellectualmemorysystemwiththepartitionedmodulesonfpgaandringbuscircuits
AT âkovlevûs intellectualmemorysystemwiththepartitionedmodulesonfpgaandringbuscircuits