Оптимізація композиційного мікропрограмного пристрою управління з елементарними ланцюгами
Запропоновано метод зменшення апаратурних витрат у схемі композиційного мікропрограмного пристрою управління (КМПУ), що реалізується в базисі FPGA. Метод заснований на перетворенні адрес мікрокоманд на коди виходів елементарних лінійних операторних ланцюгів (ЕЛОЛ). Для оптимізації схеми КМПУ множина...
Saved in:
| Published in: | Control systems & computers |
|---|---|
| Date: | 2021 |
| Main Authors: | , , , |
| Format: | Article |
| Language: | Ukrainian |
| Published: |
Міжнародний науково-навчальний центр інформаційних технологій і систем НАН та МОН України
2021
|
| Subjects: | |
| Online Access: | https://nasplib.isofts.kiev.ua/handle/123456789/181261 |
| Tags: |
Add Tag
No Tags, Be the first to tag this record!
|
| Journal Title: | Digital Library of Periodicals of National Academy of Sciences of Ukraine |
| Cite this: | Оптимізація композиційного мікропрограмного пристрою управління з елементарними ланцюгами / О.О. Баркалов, Л.О. Тітаренко, О.М. Головін, О.В. Матвієнко // Control systems & computers. — 2021. — № 2-3. — С. 40-51. — Бібліогр.: 24 назв. — укр. |
Institution
Digital Library of Periodicals of National Academy of Sciences of Ukraine| id |
nasplib_isofts_kiev_ua-123456789-181261 |
|---|---|
| record_format |
dspace |
| spelling |
Баркалов, О.О. Тітаренко, Л.О. Головін, О.М. Матвієнко, О.В. 2021-11-09T13:02:15Z 2021-11-09T13:02:15Z 2021 Оптимізація композиційного мікропрограмного пристрою управління з елементарними ланцюгами / О.О. Баркалов, Л.О. Тітаренко, О.М. Головін, О.В. Матвієнко // Control systems & computers. — 2021. — № 2-3. — С. 40-51. — Бібліогр.: 24 назв. — укр. 2706-8145 DOI https://doi.org/10.15407/csc.2021.02.040 https://nasplib.isofts.kiev.ua/handle/123456789/181261 004.274 Запропоновано метод зменшення апаратурних витрат у схемі композиційного мікропрограмного пристрою управління (КМПУ), що реалізується в базисі FPGA. Метод заснований на перетворенні адрес мікрокоманд на коди виходів елементарних лінійних операторних ланцюгів (ЕЛОЛ). Для оптимізації схеми КМПУ множина ЕЛОЛ розбивається на класи. Розбиття здійснюється так, що блок адресації мікрокоманд має точно два рівня елементів табличного типу. Пам'ять управління КМПУ реалізується на вбудованих блоках пам'яті. У роботі розглянуто приклад синтезу схеми КМПУ і виконано аналіз запропонованого методу. Purpose. The main goal of this work is to reduce hardware costs and power consumption of control units of digital systems taking into account the features of the element base of the control unit and rational organization of addressing microinstructions. FPGA (field-programmable logic array) microcircuits, widely used for the implementation of modern digital systems, were chosen as an elementary basis. Results. The paper proposes a method for optimizing the circuit of the microinstruction addressing unit based on splitting the set of outputs of elementary linear operator circuits, which is based on the idea of double coding of states. The proposed method, under certain conditions, makes it possible to reduce the number of levels in microinstruction addressing circuit to two. uk Міжнародний науково-навчальний центр інформаційних технологій і систем НАН та МОН України Control systems & computers Fundamental Problems in Computer Science Оптимізація композиційного мікропрограмного пристрою управління з елементарними ланцюгами Optimization of a Composition Microprogram Control Unit with Elementary Circuits Article published earlier |
| institution |
Digital Library of Periodicals of National Academy of Sciences of Ukraine |
| collection |
DSpace DC |
| title |
Оптимізація композиційного мікропрограмного пристрою управління з елементарними ланцюгами |
| spellingShingle |
Оптимізація композиційного мікропрограмного пристрою управління з елементарними ланцюгами Баркалов, О.О. Тітаренко, Л.О. Головін, О.М. Матвієнко, О.В. Fundamental Problems in Computer Science |
| title_short |
Оптимізація композиційного мікропрограмного пристрою управління з елементарними ланцюгами |
| title_full |
Оптимізація композиційного мікропрограмного пристрою управління з елементарними ланцюгами |
| title_fullStr |
Оптимізація композиційного мікропрограмного пристрою управління з елементарними ланцюгами |
| title_full_unstemmed |
Оптимізація композиційного мікропрограмного пристрою управління з елементарними ланцюгами |
| title_sort |
оптимізація композиційного мікропрограмного пристрою управління з елементарними ланцюгами |
| author |
Баркалов, О.О. Тітаренко, Л.О. Головін, О.М. Матвієнко, О.В. |
| author_facet |
Баркалов, О.О. Тітаренко, Л.О. Головін, О.М. Матвієнко, О.В. |
| topic |
Fundamental Problems in Computer Science |
| topic_facet |
Fundamental Problems in Computer Science |
| publishDate |
2021 |
| language |
Ukrainian |
| container_title |
Control systems & computers |
| publisher |
Міжнародний науково-навчальний центр інформаційних технологій і систем НАН та МОН України |
| format |
Article |
| title_alt |
Optimization of a Composition Microprogram Control Unit with Elementary Circuits |
| description |
Запропоновано метод зменшення апаратурних витрат у схемі композиційного мікропрограмного пристрою управління (КМПУ), що реалізується в базисі FPGA. Метод заснований на перетворенні адрес мікрокоманд на коди виходів елементарних лінійних операторних ланцюгів (ЕЛОЛ). Для оптимізації схеми КМПУ множина ЕЛОЛ розбивається на класи. Розбиття здійснюється так, що блок адресації мікрокоманд має точно два рівня елементів табличного типу. Пам'ять управління КМПУ реалізується на вбудованих блоках пам'яті. У роботі розглянуто приклад синтезу схеми КМПУ і виконано аналіз запропонованого методу.
Purpose. The main goal of this work is to reduce hardware costs and power consumption of control units of digital systems taking into account the features of the element base of the control unit and rational organization of addressing microinstructions. FPGA (field-programmable logic array) microcircuits, widely used for the implementation of modern digital systems, were chosen as an elementary basis. Results. The paper proposes a method for optimizing the circuit of the microinstruction addressing unit based on splitting the set of outputs of elementary linear operator circuits, which is based on the idea of double coding of states. The proposed method, under certain conditions, makes it possible to reduce the number of levels in microinstruction addressing circuit to two.
|
| issn |
2706-8145 |
| url |
https://nasplib.isofts.kiev.ua/handle/123456789/181261 |
| citation_txt |
Оптимізація композиційного мікропрограмного пристрою управління з елементарними ланцюгами / О.О. Баркалов, Л.О. Тітаренко, О.М. Головін, О.В. Матвієнко // Control systems & computers. — 2021. — № 2-3. — С. 40-51. — Бібліогр.: 24 назв. — укр. |
| work_keys_str_mv |
AT barkalovoo optimízacíâkompozicíinogomíkroprogramnogopristroûupravlínnâzelementarnimilancûgami AT títarenkolo optimízacíâkompozicíinogomíkroprogramnogopristroûupravlínnâzelementarnimilancûgami AT golovínom optimízacíâkompozicíinogomíkroprogramnogopristroûupravlínnâzelementarnimilancûgami AT matvíênkoov optimízacíâkompozicíinogomíkroprogramnogopristroûupravlínnâzelementarnimilancûgami AT barkalovoo optimizationofacompositionmicroprogramcontrolunitwithelementarycircuits AT títarenkolo optimizationofacompositionmicroprogramcontrolunitwithelementarycircuits AT golovínom optimizationofacompositionmicroprogramcontrolunitwithelementarycircuits AT matvíênkoov optimizationofacompositionmicroprogramcontrolunitwithelementarycircuits |
| first_indexed |
2025-12-07T18:13:59Z |
| last_indexed |
2025-12-07T18:13:59Z |
| _version_ |
1850874254256504832 |