Методика аппаратно-программной реализации адаптивного нейросетевого ПИД-регулятора на FPGA-кристалле

Запропоновано методику апаратно-програмної реалізації адаптивного нейромережевого ПІД-регулятора на FPGA-кристалі. Наведено покроковий алгоритм синтезу такого регулятора, представлено його модель в System Generator for DSP та виконано розрахунки оптимальності розрядної сітки даних, що забезпечують п...

Full description

Saved in:
Bibliographic Details
Published in:Проблемы управления и информатики
Date:2011
Main Authors: Кравец, П.И., Лукина, Т.И., Жеребко, В.А., Шимкович В.Н.
Format: Article
Language:Russian
Published: Інститут кібернетики ім. В.М. Глушкова НАН України 2011
Subjects:
Online Access:https://nasplib.isofts.kiev.ua/handle/123456789/207302
Tags: Add Tag
No Tags, Be the first to tag this record!
Journal Title:Digital Library of Periodicals of National Academy of Sciences of Ukraine
Cite this:Методика аппаратно-программной реализации адаптивного нейросетевого ПИД-регулятора на FPGA-кристалле / П.И. Кравец, Т.И. Лукина, В.А. Жеребко, В.Н. Шимкович // Проблемы управления и информатики. — 2011. — № 2. — С. 130–136. — Бібліогр.: 8 назв. — рос.

Institution

Digital Library of Periodicals of National Academy of Sciences of Ukraine
_version_ 1862657014536077312
author Кравец, П.И.
Лукина, Т.И.
Жеребко, В.А.
Шимкович В.Н.
author_facet Кравец, П.И.
Лукина, Т.И.
Жеребко, В.А.
Шимкович В.Н.
citation_txt Методика аппаратно-программной реализации адаптивного нейросетевого ПИД-регулятора на FPGA-кристалле / П.И. Кравец, Т.И. Лукина, В.А. Жеребко, В.Н. Шимкович // Проблемы управления и информатики. — 2011. — № 2. — С. 130–136. — Бібліогр.: 8 назв. — рос.
collection DSpace DC
container_title Проблемы управления и информатики
description Запропоновано методику апаратно-програмної реалізації адаптивного нейромережевого ПІД-регулятора на FPGA-кристалі. Наведено покроковий алгоритм синтезу такого регулятора, представлено його модель в System Generator for DSP та виконано розрахунки оптимальності розрядної сітки даних, що забезпечують правильність функціонування ПІД-регулятора. The methods of hardware and software implementation of adaptive neural network PID controller on FPGA-chip is сonsidered, the stepwise algorithm of such controller synthesis is presented, the model of the controller is presented in the System Generator for DSP, calculations of optimal bit network of data, which ensure correct operation of the PID controller.
first_indexed 2025-12-02T05:16:16Z
format Article
fulltext
id nasplib_isofts_kiev_ua-123456789-207302
institution Digital Library of Periodicals of National Academy of Sciences of Ukraine
issn 0572-2691
language Russian
last_indexed 2025-12-02T05:16:16Z
publishDate 2011
publisher Інститут кібернетики ім. В.М. Глушкова НАН України
record_format dspace
spelling Кравец, П.И.
Лукина, Т.И.
Жеребко, В.А.
Шимкович В.Н.
2025-10-05T11:21:56Z
2011
Методика аппаратно-программной реализации адаптивного нейросетевого ПИД-регулятора на FPGA-кристалле / П.И. Кравец, Т.И. Лукина, В.А. Жеребко, В.Н. Шимкович // Проблемы управления и информатики. — 2011. — № 2. — С. 130–136. — Бібліогр.: 8 назв. — рос.
0572-2691
https://nasplib.isofts.kiev.ua/handle/123456789/207302
681.51
10.1615/JAutomatInfScien.v43.i4.80
Запропоновано методику апаратно-програмної реалізації адаптивного нейромережевого ПІД-регулятора на FPGA-кристалі. Наведено покроковий алгоритм синтезу такого регулятора, представлено його модель в System Generator for DSP та виконано розрахунки оптимальності розрядної сітки даних, що забезпечують правильність функціонування ПІД-регулятора.
The methods of hardware and software implementation of adaptive neural network PID controller on FPGA-chip is сonsidered, the stepwise algorithm of such controller synthesis is presented, the model of the controller is presented in the System Generator for DSP, calculations of optimal bit network of data, which ensure correct operation of the PID controller.
ru
Інститут кібернетики ім. В.М. Глушкова НАН України
Проблемы управления и информатики
Технические средства для измерений и управления
Методика аппаратно-программной реализации адаптивного нейросетевого ПИД-регулятора на FPGA-кристалле
Методика апаратно-програмної реалізації адаптивного нейромережевого ПІД-регулятора на FPGA-кристалі
Methods of Hardware and Software Realization of Adaptive Neural Network PID Controller on FPGA-Chip
Article
published earlier
spellingShingle Методика аппаратно-программной реализации адаптивного нейросетевого ПИД-регулятора на FPGA-кристалле
Кравец, П.И.
Лукина, Т.И.
Жеребко, В.А.
Шимкович В.Н.
Технические средства для измерений и управления
title Методика аппаратно-программной реализации адаптивного нейросетевого ПИД-регулятора на FPGA-кристалле
title_alt Методика апаратно-програмної реалізації адаптивного нейромережевого ПІД-регулятора на FPGA-кристалі
Methods of Hardware and Software Realization of Adaptive Neural Network PID Controller on FPGA-Chip
title_full Методика аппаратно-программной реализации адаптивного нейросетевого ПИД-регулятора на FPGA-кристалле
title_fullStr Методика аппаратно-программной реализации адаптивного нейросетевого ПИД-регулятора на FPGA-кристалле
title_full_unstemmed Методика аппаратно-программной реализации адаптивного нейросетевого ПИД-регулятора на FPGA-кристалле
title_short Методика аппаратно-программной реализации адаптивного нейросетевого ПИД-регулятора на FPGA-кристалле
title_sort методика аппаратно-программной реализации адаптивного нейросетевого пид-регулятора на fpga-кристалле
topic Технические средства для измерений и управления
topic_facet Технические средства для измерений и управления
url https://nasplib.isofts.kiev.ua/handle/123456789/207302
work_keys_str_mv AT kravecpi metodikaapparatnoprogrammnoirealizaciiadaptivnogoneirosetevogopidregulâtoranafpgakristalle
AT lukinati metodikaapparatnoprogrammnoirealizaciiadaptivnogoneirosetevogopidregulâtoranafpgakristalle
AT žerebkova metodikaapparatnoprogrammnoirealizaciiadaptivnogoneirosetevogopidregulâtoranafpgakristalle
AT šimkovičvn metodikaapparatnoprogrammnoirealizaciiadaptivnogoneirosetevogopidregulâtoranafpgakristalle
AT kravecpi metodikaaparatnoprogramnoírealízacííadaptivnogoneiromereževogopídregulâtoranafpgakristalí
AT lukinati metodikaaparatnoprogramnoírealízacííadaptivnogoneiromereževogopídregulâtoranafpgakristalí
AT žerebkova metodikaaparatnoprogramnoírealízacííadaptivnogoneiromereževogopídregulâtoranafpgakristalí
AT šimkovičvn metodikaaparatnoprogramnoírealízacííadaptivnogoneiromereževogopídregulâtoranafpgakristalí
AT kravecpi methodsofhardwareandsoftwarerealizationofadaptiveneuralnetworkpidcontrolleronfpgachip
AT lukinati methodsofhardwareandsoftwarerealizationofadaptiveneuralnetworkpidcontrolleronfpgachip
AT žerebkova methodsofhardwareandsoftwarerealizationofadaptiveneuralnetworkpidcontrolleronfpgachip
AT šimkovičvn methodsofhardwareandsoftwarerealizationofadaptiveneuralnetworkpidcontrolleronfpgachip