Архитектурно-структурная организация компьютерных средств класса “процессор-в-памяти”
Предложен новый тип архитектуры класса “процессор-в-памяти”, обладающий высокой производительностью за счет динамической настройки ресурсов и эффективного использования процессоров. Это достигается путем выбора ведущих процессоров системы, количества процессоров, распределенных по массиву памя...
Saved in:
| Published in: | Математичні машини і системи |
|---|---|
| Date: | 2005 |
| Main Authors: | , , , |
| Format: | Article |
| Language: | Russian |
| Published: |
Інститут проблем математичних машин і систем НАН України
2005
|
| Subjects: | |
| Online Access: | https://nasplib.isofts.kiev.ua/handle/123456789/58426 |
| Tags: |
Add Tag
No Tags, Be the first to tag this record!
|
| Journal Title: | Digital Library of Periodicals of National Academy of Sciences of Ukraine |
| Cite this: | Архитектурно-структурная организация компьютерных средств класса “процессор-в-памяти” / А.В. Палагин, Ю.С. Яковлев, Б.М. Тихонов, И.М. Першко // Мат. машини і системи. — 2005. — № 3. — С. 3-16. — Бібліогр.: 11 назв. — рос. |
Institution
Digital Library of Periodicals of National Academy of Sciences of Ukraine| id |
nasplib_isofts_kiev_ua-123456789-58426 |
|---|---|
| record_format |
dspace |
| spelling |
Палагин, А.В. Яковлев, Ю.С. Тихонов, Б.М. Першко, И.М. 2014-03-23T15:50:16Z 2014-03-23T15:50:16Z 2005 Архитектурно-структурная организация компьютерных средств класса “процессор-в-памяти” / А.В. Палагин, Ю.С. Яковлев, Б.М. Тихонов, И.М. Першко // Мат. машини і системи. — 2005. — № 3. — С. 3-16. — Бібліогр.: 11 назв. — рос. 1028-9763 https://nasplib.isofts.kiev.ua/handle/123456789/58426 681.3 Предложен новый тип архитектуры класса “процессор-в-памяти”, обладающий высокой производительностью за счет динамической настройки ресурсов и эффективного использования процессоров. Это достигается путем выбора ведущих процессоров системы, количества процессоров, распределенных по массиву памяти, оптимальной разрядности обрабатываемых данных и др. Запропоновано новий тип архітектури класу “процесор-в-пам'яті”, що має високу продуктивність за рахунок динамічного настроювання ресурсів і ефективного використання процесорів. Це досягається шляхом вибору провідних процесорів системи; кількості процесорів, розподілених по масиві пам'яті; оптимальної розрядності оброблюваних даних та ін. The new type of architecture of “processor-inmemory” is offered, possessing a high performance due to the run-time tuning of resources and effective use of processors. It is achieved by the choice of leading processors of the system, amounts of the processors up-diffused on the array of memory, the optimum processed data and etc. ru Інститут проблем математичних машин і систем НАН України Математичні машини і системи Обчислювальні системи Архитектурно-структурная организация компьютерных средств класса “процессор-в-памяти” Архітектурно-структурна організація комп'ютерних засобів класу “процесор-в-пам'яті” Architectural and structural organization of computer equipment of the class "processor-in-memory" Article published earlier |
| institution |
Digital Library of Periodicals of National Academy of Sciences of Ukraine |
| collection |
DSpace DC |
| title |
Архитектурно-структурная организация компьютерных средств класса “процессор-в-памяти” |
| spellingShingle |
Архитектурно-структурная организация компьютерных средств класса “процессор-в-памяти” Палагин, А.В. Яковлев, Ю.С. Тихонов, Б.М. Першко, И.М. Обчислювальні системи |
| title_short |
Архитектурно-структурная организация компьютерных средств класса “процессор-в-памяти” |
| title_full |
Архитектурно-структурная организация компьютерных средств класса “процессор-в-памяти” |
| title_fullStr |
Архитектурно-структурная организация компьютерных средств класса “процессор-в-памяти” |
| title_full_unstemmed |
Архитектурно-структурная организация компьютерных средств класса “процессор-в-памяти” |
| title_sort |
архитектурно-структурная организация компьютерных средств класса “процессор-в-памяти” |
| author |
Палагин, А.В. Яковлев, Ю.С. Тихонов, Б.М. Першко, И.М. |
| author_facet |
Палагин, А.В. Яковлев, Ю.С. Тихонов, Б.М. Першко, И.М. |
| topic |
Обчислювальні системи |
| topic_facet |
Обчислювальні системи |
| publishDate |
2005 |
| language |
Russian |
| container_title |
Математичні машини і системи |
| publisher |
Інститут проблем математичних машин і систем НАН України |
| format |
Article |
| title_alt |
Архітектурно-структурна організація комп'ютерних засобів класу “процесор-в-пам'яті” Architectural and structural organization of computer equipment of the class "processor-in-memory" |
| description |
Предложен новый тип архитектуры класса “процессор-в-памяти”, обладающий высокой
производительностью за счет динамической настройки ресурсов и эффективного использования
процессоров. Это достигается путем выбора ведущих процессоров системы, количества процессоров,
распределенных по массиву памяти, оптимальной разрядности обрабатываемых данных и др.
Запропоновано новий тип архітектури класу “процесор-в-пам'яті”, що має високу
продуктивність за рахунок динамічного настроювання ресурсів і ефективного використання процесорів. Це
досягається шляхом вибору провідних процесорів системи; кількості процесорів, розподілених по масиві
пам'яті; оптимальної розрядності оброблюваних даних та ін.
The new type of architecture of “processor-inmemory” is offered, possessing a high performance due to the
run-time tuning of resources and effective use of processors. It is achieved by the choice of leading processors of the
system, amounts of the processors up-diffused on the array of memory, the optimum processed data and etc.
|
| issn |
1028-9763 |
| url |
https://nasplib.isofts.kiev.ua/handle/123456789/58426 |
| citation_txt |
Архитектурно-структурная организация компьютерных средств класса “процессор-в-памяти” / А.В. Палагин, Ю.С. Яковлев, Б.М. Тихонов, И.М. Першко // Мат. машини і системи. — 2005. — № 3. — С. 3-16. — Бібліогр.: 11 назв. — рос. |
| work_keys_str_mv |
AT palaginav arhitekturnostrukturnaâorganizaciâkompʹûternyhsredstvklassaprocessorvpamâti AT âkovlevûs arhitekturnostrukturnaâorganizaciâkompʹûternyhsredstvklassaprocessorvpamâti AT tihonovbm arhitekturnostrukturnaâorganizaciâkompʹûternyhsredstvklassaprocessorvpamâti AT perškoim arhitekturnostrukturnaâorganizaciâkompʹûternyhsredstvklassaprocessorvpamâti AT palaginav arhítekturnostrukturnaorganízacíâkompûternihzasobívklasuprocesorvpamâtí AT âkovlevûs arhítekturnostrukturnaorganízacíâkompûternihzasobívklasuprocesorvpamâtí AT tihonovbm arhítekturnostrukturnaorganízacíâkompûternihzasobívklasuprocesorvpamâtí AT perškoim arhítekturnostrukturnaorganízacíâkompûternihzasobívklasuprocesorvpamâtí AT palaginav architecturalandstructuralorganizationofcomputerequipmentoftheclassprocessorinmemory AT âkovlevûs architecturalandstructuralorganizationofcomputerequipmentoftheclassprocessorinmemory AT tihonovbm architecturalandstructuralorganizationofcomputerequipmentoftheclassprocessorinmemory AT perškoim architecturalandstructuralorganizationofcomputerequipmentoftheclassprocessorinmemory |
| first_indexed |
2025-12-07T19:38:13Z |
| last_indexed |
2025-12-07T19:38:13Z |
| _version_ |
1850879553700888576 |