Контролепригодная схема двоичного сумматора на основе 16-разрядной группы секций

Рассматривается контролепригодная функционально-логическая схема двоичного сумматора на основе 16-разрядной группы 4-разрядных секций с одновременным переносом внутри каждой секции и группы секций и последовательным переносом между группами, разработанная в рамках концепции «константной» контролепри...

Full description

Saved in:
Bibliographic Details
Published in:Технология и конструирование в электронной аппаратуре
Date:2003
Main Author: Тимошкин, А.И.
Format: Article
Language:Russian
Published: Інститут фізики напівпровідників імені В.Є. Лашкарьова НАН України 2003
Subjects:
Online Access:https://nasplib.isofts.kiev.ua/handle/123456789/70590
Tags: Add Tag
No Tags, Be the first to tag this record!
Journal Title:Digital Library of Periodicals of National Academy of Sciences of Ukraine
Cite this:Контролепригодная схема двоичного сумматора на основе 16-разрядной группы секций / А.И. Тимошкин // Технология и конструирование в электронной аппаратуре. — 2003. — № 1. — С. 21-24. — Бібліогр.: 11 назв. — рос.

Institution

Digital Library of Periodicals of National Academy of Sciences of Ukraine
Description
Summary:Рассматривается контролепригодная функционально-логическая схема двоичного сумматора на основе 16-разрядной группы 4-разрядных секций с одновременным переносом внутри каждой секции и группы секций и последовательным переносом между группами, разработанная в рамках концепции «константной» контролепригодности цифровых схем. Предлагаемая схема обладает проверяющим тестом длины 11 относительно всех ее одиночных константных неисправностей. Easily testable functional-logical circuit of the binary adder on the basis of sixteen-bit group of four-bit sections with simultaneous carry inside each section and group of sections and ripple carry between groups elaborated in frameworks of C-testability conception of digital circuits is considered. The design of the proposed easily testable functional-logical circuit is based on simple representation of sum and carry functions in the form of Zhegalkin’s polynoms and on the introduction of additional control inputs. The proposed circuit possesses fault detection test by length of eleven with respect to single stuck-at faults.
ISSN:2225-5818