Контролепригодная схема двоичного сумматора на основе 16-разрядной группы секций

Рассматривается контролепригодная функционально-логическая схема двоичного сумматора на основе 16-разрядной группы 4-разрядных секций с одновременным переносом внутри каждой секции и группы секций и последовательным переносом между группами, разработанная в рамках концепции «константной» контролепри...

Full description

Saved in:
Bibliographic Details
Published in:Технология и конструирование в электронной аппаратуре
Date:2003
Main Author: Тимошкин, А.И.
Format: Article
Language:Russian
Published: Інститут фізики напівпровідників імені В.Є. Лашкарьова НАН України 2003
Subjects:
Online Access:https://nasplib.isofts.kiev.ua/handle/123456789/70590
Tags: Add Tag
No Tags, Be the first to tag this record!
Journal Title:Digital Library of Periodicals of National Academy of Sciences of Ukraine
Cite this:Контролепригодная схема двоичного сумматора на основе 16-разрядной группы секций / А.И. Тимошкин // Технология и конструирование в электронной аппаратуре. — 2003. — № 1. — С. 21-24. — Бібліогр.: 11 назв. — рос.

Institution

Digital Library of Periodicals of National Academy of Sciences of Ukraine
_version_ 1862704853626650624
author Тимошкин, А.И.
author_facet Тимошкин, А.И.
citation_txt Контролепригодная схема двоичного сумматора на основе 16-разрядной группы секций / А.И. Тимошкин // Технология и конструирование в электронной аппаратуре. — 2003. — № 1. — С. 21-24. — Бібліогр.: 11 назв. — рос.
collection DSpace DC
container_title Технология и конструирование в электронной аппаратуре
description Рассматривается контролепригодная функционально-логическая схема двоичного сумматора на основе 16-разрядной группы 4-разрядных секций с одновременным переносом внутри каждой секции и группы секций и последовательным переносом между группами, разработанная в рамках концепции «константной» контролепригодности цифровых схем. Предлагаемая схема обладает проверяющим тестом длины 11 относительно всех ее одиночных константных неисправностей. Easily testable functional-logical circuit of the binary adder on the basis of sixteen-bit group of four-bit sections with simultaneous carry inside each section and group of sections and ripple carry between groups elaborated in frameworks of C-testability conception of digital circuits is considered. The design of the proposed easily testable functional-logical circuit is based on simple representation of sum and carry functions in the form of Zhegalkin’s polynoms and on the introduction of additional control inputs. The proposed circuit possesses fault detection test by length of eleven with respect to single stuck-at faults.
first_indexed 2025-12-07T16:52:01Z
format Article
fulltext
id nasplib_isofts_kiev_ua-123456789-70590
institution Digital Library of Periodicals of National Academy of Sciences of Ukraine
issn 2225-5818
language Russian
last_indexed 2025-12-07T16:52:01Z
publishDate 2003
publisher Інститут фізики напівпровідників імені В.Є. Лашкарьова НАН України
record_format dspace
spelling Тимошкин, А.И.
2014-11-08T17:07:24Z
2014-11-08T17:07:24Z
2003
Контролепригодная схема двоичного сумматора на основе 16-разрядной группы секций / А.И. Тимошкин // Технология и конструирование в электронной аппаратуре. — 2003. — № 1. — С. 21-24. — Бібліогр.: 11 назв. — рос.
2225-5818
https://nasplib.isofts.kiev.ua/handle/123456789/70590
Рассматривается контролепригодная функционально-логическая схема двоичного сумматора на основе 16-разрядной группы 4-разрядных секций с одновременным переносом внутри каждой секции и группы секций и последовательным переносом между группами, разработанная в рамках концепции «константной» контролепригодности цифровых схем. Предлагаемая схема обладает проверяющим тестом длины 11 относительно всех ее одиночных константных неисправностей.
Easily testable functional-logical circuit of the binary adder on the basis of sixteen-bit group of four-bit sections with simultaneous carry inside each section and group of sections and ripple carry between groups elaborated in frameworks of C-testability conception of digital circuits is considered. The design of the proposed easily testable functional-logical circuit is based on simple representation of sum and carry functions in the form of Zhegalkin’s polynoms and on the introduction of additional control inputs. The proposed circuit possesses fault detection test by length of eleven with respect to single stuck-at faults.
ru
Інститут фізики напівпровідників імені В.Є. Лашкарьова НАН України
Технология и конструирование в электронной аппаратуре
Качество. Надежность
Контролепригодная схема двоичного сумматора на основе 16-разрядной группы секций
Easily testable circuit of binary adder on the basis of sixteen-bit group of four-bit sections
Article
published earlier
spellingShingle Контролепригодная схема двоичного сумматора на основе 16-разрядной группы секций
Тимошкин, А.И.
Качество. Надежность
title Контролепригодная схема двоичного сумматора на основе 16-разрядной группы секций
title_alt Easily testable circuit of binary adder on the basis of sixteen-bit group of four-bit sections
title_full Контролепригодная схема двоичного сумматора на основе 16-разрядной группы секций
title_fullStr Контролепригодная схема двоичного сумматора на основе 16-разрядной группы секций
title_full_unstemmed Контролепригодная схема двоичного сумматора на основе 16-разрядной группы секций
title_short Контролепригодная схема двоичного сумматора на основе 16-разрядной группы секций
title_sort контролепригодная схема двоичного сумматора на основе 16-разрядной группы секций
topic Качество. Надежность
topic_facet Качество. Надежность
url https://nasplib.isofts.kiev.ua/handle/123456789/70590
work_keys_str_mv AT timoškinai kontroleprigodnaâshemadvoičnogosummatoranaosnove16razrâdnoigruppysekcii
AT timoškinai easilytestablecircuitofbinaryadderonthebasisofsixteenbitgroupoffourbitsections