Оптимизация схемы композиционного микропрограммного устройства управления с общей памятью
Предложен метод уменьшения аппаратурных затрат в схеме композиционного микропрограммного устройства управления с общей памятью, ориентированный на технологию Field-programmable gate arrays. Метод основан на использовании двух источников кодов классов псевдоэквивалентных операторных линейных цепей и...
Gespeichert in:
| Veröffentlicht in: | Управляющие системы и машины |
|---|---|
| Datum: | 2011 |
| Hauptverfasser: | , , , |
| Format: | Artikel |
| Sprache: | Russisch |
| Veröffentlicht: |
Міжнародний науково-навчальний центр інформаційних технологій і систем НАН та МОН України
2011
|
| Schlagworte: | |
| Online Zugang: | https://nasplib.isofts.kiev.ua/handle/123456789/82965 |
| Tags: |
Tag hinzufügen
Keine Tags, Fügen Sie den ersten Tag hinzu!
|
| Назва журналу: | Digital Library of Periodicals of National Academy of Sciences of Ukraine |
| Zitieren: | Оптимизация схемы композиционного микропрограммного устройства управления с общей памятью / А.А. Баркалов, Л.А. Титаренко, К.Н. Ефименко, Я.М. Липински // Управляющие системы и машины. — 2011. — № 5. — С. 59-63. — Бібліогр.: 9 назв. — рос. |
Institution
Digital Library of Periodicals of National Academy of Sciences of Ukraine| Zusammenfassung: | Предложен метод уменьшения аппаратурных затрат в схеме композиционного микропрограммного устройства управления с общей памятью, ориентированный на технологию Field-programmable gate arrays. Метод основан на использовании двух источников кодов классов псевдоэквивалентных операторных линейных цепей и мультиплексора, позволяющего выбрать один из этих источников. Такой подход позволит уменьшить число look-up table элементов в схеме адресации композиционного микропрограммного устройства управления. Приведен пример применения предложенного метода.
A method for reducing the hardware amount in the circuit of composition microprogrammed control units with common memory is suggested oriented to the field-programmable gate arrays technology. The method is based on the use of two sources of codes classes of pseudoequivalent OLC and a multiplexer to choose one of these sources. Such an approach would reduce the number of look-up table elements in the addressing circuit of composition microprogrammed control units. An example of the proposed method application is given.
Запропоновано метод зменшення апаратурних витрат у схемі композиційного мікропрограмного пристрою керування із загальною пам’яттю, який орієнтовано на технологію Field-programmable gate arrays. Метод засновано на використанні двох джерел кодів класів псевдоеквівалентних операторних лінійних ланцюгів та мультіплексора, який дозволяє вибрати одне з цих джерел. Такий підхід дозволить зменшити число Look-up table елементів у схемі адресації композиційного мікропрограмного пристрою керування. Наведено приклад використання запропонованого методу.
|
|---|---|
| ISSN: | 0130-5395 |