Реализация автомата Мура в базисе гибридных FPGA
Предложенный метод реализации автомата Мура в базисе гибридных FPGA направлен на уменьшение аппаратурных затрат в логической схеме автомата Мура, основан на использовании двух источников кодов псевдоэквивалентных состояний. The proposed method is directed at reducing instrumental coast of Moore FSM...
Збережено в:
| Опубліковано в: : | Управляющие системы и машины |
|---|---|
| Дата: | 2014 |
| Автор: | |
| Формат: | Стаття |
| Мова: | Russian |
| Опубліковано: |
Міжнародний науково-навчальний центр інформаційних технологій і систем НАН та МОН України
2014
|
| Теми: | |
| Онлайн доступ: | https://nasplib.isofts.kiev.ua/handle/123456789/83488 |
| Теги: |
Додати тег
Немає тегів, Будьте першим, хто поставить тег для цього запису!
|
| Назва журналу: | Digital Library of Periodicals of National Academy of Sciences of Ukraine |
| Цитувати: | Реализация автомата Мура в базисе гибридных FPGA / С.А. Цололо // Управляющие системы и машины. — 2014. — № 4. — С. 55-60. — Бібліогр.: 12 назв. — рос. |
Репозитарії
Digital Library of Periodicals of National Academy of Sciences of Ukraine| Резюме: | Предложенный метод реализации автомата Мура в базисе гибридных FPGA направлен на уменьшение аппаратурных затрат в логической схеме автомата Мура, основан на использовании двух источников кодов псевдоэквивалентных состояний.
The proposed method is directed at reducing instrumental coast of Moore FSM logic circuit based on using two source of codes of pseudoequivalent states.
Запропоновано метод реалізації автомата Мура в базисі гібридних FPGA, спрямований на зменшення апаратурних витрат в логічній схемі автомата Мура, заснований на використанні двох джерел кодів псевдоеквівалентних станів.
|
|---|---|
| ISSN: | 0130-5395 |