Реализация автомата Мура в базисе гибридных FPGA

Предложенный метод реализации автомата Мура в базисе гибридных FPGA направлен на уменьшение аппаратурных затрат в логической схеме автомата Мура, основан на использовании двух источников кодов псевдоэквивалентных состояний. The proposed method is directed at reducing instrumental coast of Moore FSM...

Повний опис

Збережено в:
Бібліографічні деталі
Опубліковано в: :Управляющие системы и машины
Дата:2014
Автор: Цололо, С.А.
Формат: Стаття
Мова:Russian
Опубліковано: Міжнародний науково-навчальний центр інформаційних технологій і систем НАН та МОН України 2014
Теми:
Онлайн доступ:https://nasplib.isofts.kiev.ua/handle/123456789/83488
Теги: Додати тег
Немає тегів, Будьте першим, хто поставить тег для цього запису!
Назва журналу:Digital Library of Periodicals of National Academy of Sciences of Ukraine
Цитувати:Реализация автомата Мура в базисе гибридных FPGA / С.А. Цололо // Управляющие системы и машины. — 2014. — № 4. — С. 55-60. — Бібліогр.: 12 назв. — рос.

Репозитарії

Digital Library of Periodicals of National Academy of Sciences of Ukraine
id nasplib_isofts_kiev_ua-123456789-83488
record_format dspace
spelling Цололо, С.А.
2015-06-19T18:00:56Z
2015-06-19T18:00:56Z
2014
Реализация автомата Мура в базисе гибридных FPGA / С.А. Цололо // Управляющие системы и машины. — 2014. — № 4. — С. 55-60. — Бібліогр.: 12 назв. — рос.
0130-5395
https://nasplib.isofts.kiev.ua/handle/123456789/83488
004.274
Предложенный метод реализации автомата Мура в базисе гибридных FPGA направлен на уменьшение аппаратурных затрат в логической схеме автомата Мура, основан на использовании двух источников кодов псевдоэквивалентных состояний.
The proposed method is directed at reducing instrumental coast of Moore FSM logic circuit based on using two source of codes of pseudoequivalent states.
Запропоновано метод реалізації автомата Мура в базисі гібридних FPGA, спрямований на зменшення апаратурних витрат в логічній схемі автомата Мура, заснований на використанні двох джерел кодів псевдоеквівалентних станів.
ru
Міжнародний науково-навчальний центр інформаційних технологій і систем НАН та МОН України
Управляющие системы и машины
Технические средства информатики
Реализация автомата Мура в базисе гибридных FPGA
Implementation Moore FSM with hybrid FPGAs
Реалізація автомата Мура в базисі гібридних FPGA
Article
published earlier
institution Digital Library of Periodicals of National Academy of Sciences of Ukraine
collection DSpace DC
title Реализация автомата Мура в базисе гибридных FPGA
spellingShingle Реализация автомата Мура в базисе гибридных FPGA
Цололо, С.А.
Технические средства информатики
title_short Реализация автомата Мура в базисе гибридных FPGA
title_full Реализация автомата Мура в базисе гибридных FPGA
title_fullStr Реализация автомата Мура в базисе гибридных FPGA
title_full_unstemmed Реализация автомата Мура в базисе гибридных FPGA
title_sort реализация автомата мура в базисе гибридных fpga
author Цололо, С.А.
author_facet Цололо, С.А.
topic Технические средства информатики
topic_facet Технические средства информатики
publishDate 2014
language Russian
container_title Управляющие системы и машины
publisher Міжнародний науково-навчальний центр інформаційних технологій і систем НАН та МОН України
format Article
title_alt Implementation Moore FSM with hybrid FPGAs
Реалізація автомата Мура в базисі гібридних FPGA
description Предложенный метод реализации автомата Мура в базисе гибридных FPGA направлен на уменьшение аппаратурных затрат в логической схеме автомата Мура, основан на использовании двух источников кодов псевдоэквивалентных состояний. The proposed method is directed at reducing instrumental coast of Moore FSM logic circuit based on using two source of codes of pseudoequivalent states. Запропоновано метод реалізації автомата Мура в базисі гібридних FPGA, спрямований на зменшення апаратурних витрат в логічній схемі автомата Мура, заснований на використанні двох джерел кодів псевдоеквівалентних станів.
issn 0130-5395
url https://nasplib.isofts.kiev.ua/handle/123456789/83488
citation_txt Реализация автомата Мура в базисе гибридных FPGA / С.А. Цололо // Управляющие системы и машины. — 2014. — № 4. — С. 55-60. — Бібліогр.: 12 назв. — рос.
work_keys_str_mv AT cololosa realizaciâavtomatamuravbazisegibridnyhfpga
AT cololosa implementationmoorefsmwithhybridfpgas
AT cololosa realízacíâavtomatamuravbazisígíbridnihfpga
first_indexed 2025-11-28T03:18:56Z
last_indexed 2025-11-28T03:18:56Z
_version_ 1850853270463971328