Оценка энергопотребления комбинационных КМОП-схем на основе логического моделирования с учетом временных задержек элементов

Предложены VHDL-модели библиотечных КМОП-элементов, позволяющие уменьшить погрешности оценок энергопотребления комбинационных схем из таких элементов и значительно сократить время получения оценок путем использования быстрого логического моделирования структурного описания схем. VHDL models of CMOS...

Full description

Saved in:
Bibliographic Details
Published in:Управляющие системы и машины
Date:2014
Main Authors: Бибило, П.Н., Соловьев, А.Л.
Format: Article
Language:Russian
Published: Міжнародний науково-навчальний центр інформаційних технологій і систем НАН та МОН України 2014
Subjects:
Online Access:https://nasplib.isofts.kiev.ua/handle/123456789/83537
Tags: Add Tag
No Tags, Be the first to tag this record!
Journal Title:Digital Library of Periodicals of National Academy of Sciences of Ukraine
Cite this:Оценка энергопотребления комбинационных КМОП-схем на основе логического моделирования с учетом временных задержек элементов / П.Н. Бибило, А.Л. Соловьев // Управляющие системы и машины. — 2014. — № 6. — С. 34-41. — Бібліогр.: 8 назв. — рос.

Institution

Digital Library of Periodicals of National Academy of Sciences of Ukraine
Description
Summary:Предложены VHDL-модели библиотечных КМОП-элементов, позволяющие уменьшить погрешности оценок энергопотребления комбинационных схем из таких элементов и значительно сократить время получения оценок путем использования быстрого логического моделирования структурного описания схем. VHDL models of CMOS library components are suggested. The models allow decreasing estimated inaccuracy of power consumption of the circuits built on such components and significant reducing the estimation time at the expense of using the fast logical modeling of structural descriptions of the circuits. Запропоновано VHDL-моделі бібліотечних КМОП-елементів, які дозволяють зменшити похибки оцінок енергоспоживання комбінаційних схем з таких елементів та значно скорочують час отримання оцінок шляхом використання швидкого логічного моделювання структурного опису схем.
ISSN:0130-5395