ОПТОЕЛЕКТРОННИЙ СУМАТОР-ПОМНОЖУВАЧ ДЛЯ РЕАЛІЗАЦІЇ АЛГОРИТМУ DMAC
Mathematical model of the iterative process of solving systems of linear equations in which the input coefficient array is divided into machining hardware arrays bit partial sums and the corresponding bitwise shifts, which allows to calculate in parallel the operators of sum and shift. The architect...
Gespeichert in:
| Datum: | 2017 |
|---|---|
| Hauptverfasser: | , , |
| Format: | Artikel |
| Sprache: | Russian |
| Veröffentlicht: |
Vinnytsia National Technical University
2017
|
| Schlagworte: | |
| Online Zugang: | https://oeipt.vntu.edu.ua/index.php/oeipt/article/view/448 |
| Tags: |
Tag hinzufügen
Keine Tags, Fügen Sie den ersten Tag hinzu!
|
| Назва журналу: | Optoelectronic Information-Power Technologies |
Institution
Optoelectronic Information-Power Technologies| id |
oai:oeipt.vntu.edu.ua:article-448 |
|---|---|
| record_format |
ojs |
| spelling |
oai:oeipt.vntu.edu.ua:article-4482017-04-13T14:58:19Z OPTOELECTRONIC ADDER-MULTIPLIER FOR REALIZATION OF THE DMAC ALGORITHM ОПТОЭЛЕКТРОННЫЙ СУММАТОР-УМНОЖИТЕЛЬ ДЛЯ РЕАЛИЗАЦИИ АЛГОРИТМА DMAC ОПТОЕЛЕКТРОННИЙ СУМАТОР-ПОМНОЖУВАЧ ДЛЯ РЕАЛІЗАЦІЇ АЛГОРИТМУ DMAC Лисенко, Г. Л. Тужанський, С. Є. Альравашді, М. М. А. SLAE partial discharge sums optoelectronic linear-algebraic processor space-time light modulator vertically-emitting lasers with coupled resonators СЛАУ частичные разрядные суммы оптоэлектронный линейно-алгебраический процессор пространственно-временной модулятор света вертикально-излучающие лазеры со связанными резонаторами СЛАР часткові розрядні суми оптоелектронний лінійно-алгебраїчний процесор просторово-часової модулятор світла вертикально-випромінюючі лазери зі зв'язаними резонаторами Mathematical model of the iterative process of solving systems of linear equations in which the input coefficient array is divided into machining hardware arrays bit partial sums and the corresponding bitwise shifts, which allows to calculate in parallel the operators of sum and shift. The architecture optoelectronic matrix adder-multiplier for the implementation of calculations according to the model by the algorithm of the interim summation of DMAC is proposed. Improved model element of the array SS-VSCEL with external optical emission in the cavity as a basic element of SLM for optical linear algebraic processor is investigated. Предложена математическая модель итерационного процесса решения СЛАУ, в которой входной массив коэффициентов разбивается на обрабатывающие аппаратные массивы частичных разрядных сумм и соответствующих поразрядных переносов, что позволяет параллельно и одновременно (при оптической реализации) вычислять операторы суммы и сдвига. Предложена архитектура оптоэлектронного матричного сумматора-умножителя для реализации вычислений согласно модели по алгоритму временного суммирования DMAC. Исследована усовершенствованная модель элемента массива СС-VCSEL с внешней оптической эмиссией в резонаторе как базового элемента ПВМС для оптического линейно-алгебраического процессора. Запропоновано математичну модель ітераційного процесу розв'язання СЛАР, в якій вхідний масив коефіцієнтів розбивається на обробні апаратні масиви часткових розрядних сум і відповідних порозрядних переносів, що дозволяє паралельно і одночасно (при оптичній реалізації) обчислювати оператори суми і зсуву. Запропонована архітектура оптоелектронного матричного суматора-помножувача для реалізації обчислень згідно моделі за алгоритмом часового підсумовування DMAC. Досліджено удосконалену модель елемента масиву СС-VCSEL з зовнішньою оптичною емісією у резонаторі як базового елемента ПЧМС для оптичного лінійно-алгебраїчного процесора. Vinnytsia National Technical University 2017-04-13 Article Article application/pdf https://oeipt.vntu.edu.ua/index.php/oeipt/article/view/448 Optoelectronic Information-Power Technologies; Vol. 32 No. 2 (2016); 43-56 Оптико-електроннi iнформацiйно-енергетичнi технологiї; Том 32 № 2 (2016); 43-56 Оптико-електроннi iнформацiйно-енергетичнi технологiї; Том 32 № 2 (2016); 43-56 2311-2662 1681-7893 ru https://oeipt.vntu.edu.ua/index.php/oeipt/article/view/448/445 Авторське право (c) 2017 Оптико-електроннi iнформацiйно-енергетичнi технологiї |
| institution |
Optoelectronic Information-Power Technologies |
| baseUrl_str |
|
| datestamp_date |
2017-04-13T14:58:19Z |
| collection |
OJS |
| language |
Russian |
| topic |
СЛАР часткові розрядні суми оптоелектронний лінійно-алгебраїчний процесор просторово-часової модулятор світла вертикально-випромінюючі лазери зі зв'язаними резонаторами |
| spellingShingle |
СЛАР часткові розрядні суми оптоелектронний лінійно-алгебраїчний процесор просторово-часової модулятор світла вертикально-випромінюючі лазери зі зв'язаними резонаторами Лисенко, Г. Л. Тужанський, С. Є. Альравашді, М. М. А. ОПТОЕЛЕКТРОННИЙ СУМАТОР-ПОМНОЖУВАЧ ДЛЯ РЕАЛІЗАЦІЇ АЛГОРИТМУ DMAC |
| topic_facet |
SLAE partial discharge sums optoelectronic linear-algebraic processor space-time light modulator vertically-emitting lasers with coupled resonators СЛАУ частичные разрядные суммы оптоэлектронный линейно-алгебраический процессор пространственно-временной модулятор света вертикально-излучающие лазеры со связанными резонаторами СЛАР часткові розрядні суми оптоелектронний лінійно-алгебраїчний процесор просторово-часової модулятор світла вертикально-випромінюючі лазери зі зв'язаними резонаторами |
| format |
Article |
| author |
Лисенко, Г. Л. Тужанський, С. Є. Альравашді, М. М. А. |
| author_facet |
Лисенко, Г. Л. Тужанський, С. Є. Альравашді, М. М. А. |
| author_sort |
Лисенко, Г. Л. |
| title |
ОПТОЕЛЕКТРОННИЙ СУМАТОР-ПОМНОЖУВАЧ ДЛЯ РЕАЛІЗАЦІЇ АЛГОРИТМУ DMAC |
| title_short |
ОПТОЕЛЕКТРОННИЙ СУМАТОР-ПОМНОЖУВАЧ ДЛЯ РЕАЛІЗАЦІЇ АЛГОРИТМУ DMAC |
| title_full |
ОПТОЕЛЕКТРОННИЙ СУМАТОР-ПОМНОЖУВАЧ ДЛЯ РЕАЛІЗАЦІЇ АЛГОРИТМУ DMAC |
| title_fullStr |
ОПТОЕЛЕКТРОННИЙ СУМАТОР-ПОМНОЖУВАЧ ДЛЯ РЕАЛІЗАЦІЇ АЛГОРИТМУ DMAC |
| title_full_unstemmed |
ОПТОЕЛЕКТРОННИЙ СУМАТОР-ПОМНОЖУВАЧ ДЛЯ РЕАЛІЗАЦІЇ АЛГОРИТМУ DMAC |
| title_sort |
оптоелектронний суматор-помножувач для реалізації алгоритму dmac |
| title_alt |
OPTOELECTRONIC ADDER-MULTIPLIER FOR REALIZATION OF THE DMAC ALGORITHM ОПТОЭЛЕКТРОННЫЙ СУММАТОР-УМНОЖИТЕЛЬ ДЛЯ РЕАЛИЗАЦИИ АЛГОРИТМА DMAC |
| description |
Mathematical model of the iterative process of solving systems of linear equations in which the input coefficient array is divided into machining hardware arrays bit partial sums and the corresponding bitwise shifts, which allows to calculate in parallel the operators of sum and shift. The architecture optoelectronic matrix adder-multiplier for the implementation of calculations according to the model by the algorithm of the interim summation of DMAC is proposed. Improved model element of the array SS-VSCEL with external optical emission in the cavity as a basic element of SLM for optical linear algebraic processor is investigated. |
| publisher |
Vinnytsia National Technical University |
| publishDate |
2017 |
| url |
https://oeipt.vntu.edu.ua/index.php/oeipt/article/view/448 |
| work_keys_str_mv |
AT lisenkogl optoelectronicaddermultiplierforrealizationofthedmacalgorithm AT tužansʹkijsê optoelectronicaddermultiplierforrealizationofthedmacalgorithm AT alʹravašdímma optoelectronicaddermultiplierforrealizationofthedmacalgorithm AT lisenkogl optoélektronnyjsummatorumnožitelʹdlârealizaciialgoritmadmac AT tužansʹkijsê optoélektronnyjsummatorumnožitelʹdlârealizaciialgoritmadmac AT alʹravašdímma optoélektronnyjsummatorumnožitelʹdlârealizaciialgoritmadmac AT lisenkogl optoelektronnijsumatorpomnožuvačdlârealízacííalgoritmudmac AT tužansʹkijsê optoelektronnijsumatorpomnožuvačdlârealízacííalgoritmudmac AT alʹravašdímma optoelektronnijsumatorpomnožuvačdlârealízacííalgoritmudmac |
| first_indexed |
2025-09-24T17:29:13Z |
| last_indexed |
2025-09-24T17:29:13Z |
| _version_ |
1850410242066612224 |