МЕТОДИКА АПАРАТНО-ПРОГРАМНОЇ РЕАЛІЗАЦІЇ АДАПТИВНОГО НЕЙРОМЕРЕЖЕВОГО ПІД-РЕГУЛЯТОРА НА FPGA-КРИСТАЛІ

The methods of hardware and software implementation of adaptive neural network PID controller on FPGA-chip is сonsidered, the stepwise algorithm of such controller synthesis is presented, the model of the controller is presented in the System Generatorfor DSP, calculations of optimal bit network of...

Ausführliche Beschreibung

Gespeichert in:
Bibliographische Detailangaben
Datum:2011
Hauptverfasser: Kravets, P.I., Lukina, T.I., Zherebko, V.A., Shimkovich, V.N.
Format: Artikel
Sprache:English
Veröffentlicht: V.M. Glushkov Institute of Cybernetics of NAS of Ukraine 2011
Online Zugang:https://jais.net.ua/index.php/files/article/view/561
Tags: Tag hinzufügen
Keine Tags, Fügen Sie den ersten Tag hinzu!
Назва журналу:Problems of Control and Informatics

Institution

Problems of Control and Informatics
id oai:ojs2.jais.net.ua:article-561
record_format ojs
spelling oai:ojs2.jais.net.ua:article-5612025-10-08T13:03:47Z METHODS OF HARDWARE AND SOFTWARE REALIZATION OF ADAPTIVE NEURAL NETWORK PID CONTROLLER ON FPGA-CHIP МЕТОДИКА АПАРАТНО-ПРОГРАМНОЇ РЕАЛІЗАЦІЇ АДАПТИВНОГО НЕЙРОМЕРЕЖЕВОГО ПІД-РЕГУЛЯТОРА НА FPGA-КРИСТАЛІ Kravets, P.I. Lukina, T.I. Zherebko, V.A. Shimkovich, V.N. The methods of hardware and software implementation of adaptive neural network PID controller on FPGA-chip is сonsidered, the stepwise algorithm of such controller synthesis is presented, the model of the controller is presented in the System Generatorfor DSP, calculations of optimal bit network of data, which ensure correct operation of the PID controller. Запропоновано методику апаратно-програмної реалізації адаптивного нейромережевого ПІД-регулятора на FPGA-кристалі. Наведено покроковий алгоритм синтезу такого регулятора, представлено його модель в System Generator forDSP та виконано розрахунки оптимальності розрядної сітки даних, що забезпечують правильність функціонування ПІД-регулятора. V.M. Glushkov Institute of Cybernetics of NAS of Ukraine 2011-03-21 Article Article application/pdf https://jais.net.ua/index.php/files/article/view/561 10.1615/JAutomatInfScien.v43.i4.80 Міжнародний науково-технічний журнал "Проблеми керування та інформатики"; Том 56 № 2 (2011): Міжнародний науково-технічний журнал "Проблеми керування та інформатики"; 130-136 International Scientific Technical Journal "Problems of Control and Informatics; Том 56 № 2 (2011): International Scientific and Technical Journal "PROBLEMS OF CONTROL AND INFORMATICS"; 130-136 International Scientific Technical Journal "Problems of Control and Informatics"; Vol. 56 No. 2 (2011): International Scientific and Technical Journal "PROBLEMS OF CONTROL AND INFORMATICS"; 130-136 2786-6505 2786-6491 en https://jais.net.ua/index.php/files/article/view/561/632 https://creativecommons.org/licenses/by-nc-nd/4.0
institution Problems of Control and Informatics
baseUrl_str
datestamp_date 2025-10-08T13:03:47Z
collection OJS
language English
format Article
author Kravets, P.I.
Lukina, T.I.
Zherebko, V.A.
Shimkovich, V.N.
spellingShingle Kravets, P.I.
Lukina, T.I.
Zherebko, V.A.
Shimkovich, V.N.
МЕТОДИКА АПАРАТНО-ПРОГРАМНОЇ РЕАЛІЗАЦІЇ АДАПТИВНОГО НЕЙРОМЕРЕЖЕВОГО ПІД-РЕГУЛЯТОРА НА FPGA-КРИСТАЛІ
author_facet Kravets, P.I.
Lukina, T.I.
Zherebko, V.A.
Shimkovich, V.N.
author_sort Kravets, P.I.
title МЕТОДИКА АПАРАТНО-ПРОГРАМНОЇ РЕАЛІЗАЦІЇ АДАПТИВНОГО НЕЙРОМЕРЕЖЕВОГО ПІД-РЕГУЛЯТОРА НА FPGA-КРИСТАЛІ
title_short МЕТОДИКА АПАРАТНО-ПРОГРАМНОЇ РЕАЛІЗАЦІЇ АДАПТИВНОГО НЕЙРОМЕРЕЖЕВОГО ПІД-РЕГУЛЯТОРА НА FPGA-КРИСТАЛІ
title_full МЕТОДИКА АПАРАТНО-ПРОГРАМНОЇ РЕАЛІЗАЦІЇ АДАПТИВНОГО НЕЙРОМЕРЕЖЕВОГО ПІД-РЕГУЛЯТОРА НА FPGA-КРИСТАЛІ
title_fullStr МЕТОДИКА АПАРАТНО-ПРОГРАМНОЇ РЕАЛІЗАЦІЇ АДАПТИВНОГО НЕЙРОМЕРЕЖЕВОГО ПІД-РЕГУЛЯТОРА НА FPGA-КРИСТАЛІ
title_full_unstemmed МЕТОДИКА АПАРАТНО-ПРОГРАМНОЇ РЕАЛІЗАЦІЇ АДАПТИВНОГО НЕЙРОМЕРЕЖЕВОГО ПІД-РЕГУЛЯТОРА НА FPGA-КРИСТАЛІ
title_sort методика апаратно-програмної реалізації адаптивного нейромережевого під-регулятора на fpga-кристалі
title_alt METHODS OF HARDWARE AND SOFTWARE REALIZATION OF ADAPTIVE NEURAL NETWORK PID CONTROLLER ON FPGA-CHIP
description The methods of hardware and software implementation of adaptive neural network PID controller on FPGA-chip is сonsidered, the stepwise algorithm of such controller synthesis is presented, the model of the controller is presented in the System Generatorfor DSP, calculations of optimal bit network of data, which ensure correct operation of the PID controller.
publisher V.M. Glushkov Institute of Cybernetics of NAS of Ukraine
publishDate 2011
url https://jais.net.ua/index.php/files/article/view/561
work_keys_str_mv AT kravetspi methodsofhardwareandsoftwarerealizationofadaptiveneuralnetworkpidcontrolleronfpgachip
AT lukinati methodsofhardwareandsoftwarerealizationofadaptiveneuralnetworkpidcontrolleronfpgachip
AT zherebkova methodsofhardwareandsoftwarerealizationofadaptiveneuralnetworkpidcontrolleronfpgachip
AT shimkovichvn methodsofhardwareandsoftwarerealizationofadaptiveneuralnetworkpidcontrolleronfpgachip
AT kravetspi metodikaaparatnoprogramnoírealízacííadaptivnogonejromereževogopídregulâtoranafpgakristalí
AT lukinati metodikaaparatnoprogramnoírealízacííadaptivnogonejromereževogopídregulâtoranafpgakristalí
AT zherebkova metodikaaparatnoprogramnoírealízacííadaptivnogonejromereževogopídregulâtoranafpgakristalí
AT shimkovichvn metodikaaparatnoprogramnoírealízacííadaptivnogonejromereževogopídregulâtoranafpgakristalí
first_indexed 2025-10-30T02:49:23Z
last_indexed 2025-10-30T02:49:23Z
_version_ 1847373399247028224