Архитектура устройств цифровой обработки сигналов с перестраиваемой структурой

The synthesis technique is developed for the computing system architecture with tunable structure with graph of information connections (GIC) affine transformations which assumes additional equipment of initial computing system (CS) with the appropriate switching system implementing, depending on ch...

Ausführliche Beschreibung

Gespeichert in:
Bibliographische Detailangaben
Datum:2011
1. Verfasser: Sheik-Seikin, A. N.
Format: Artikel
Sprache:Ukrainian
Veröffentlicht: PE "Politekhperiodika", Book and Journal Publishers 2011
Schlagworte:
Online Zugang:https://www.tkea.com.ua/index.php/journal/article/view/TKEA2011.4.10
Tags: Tag hinzufügen
Keine Tags, Fügen Sie den ersten Tag hinzu!
Назва журналу:Technology and design in electronic equipment

Institution

Technology and design in electronic equipment
id oai:tkea.com.ua:article-503
record_format ojs
spelling oai:tkea.com.ua:article-5032025-11-11T15:25:01Z Architecture of digital signal’s processing units with the rebuildable structure Архитектура устройств цифровой обработки сигналов с перестраиваемой структурой Sheik-Seikin, A. N. affine transformations sidelobe canceller data-flow graph computer system architecture computational resource switching resource аффинные преобразования компенсатор боковых лепестков граф информационных связей ар­хи­тек­ту­ра вычислительной системы вычислительный ресурс коммутационный ресурс The synthesis technique is developed for the computing system architecture with tunable structure with graph of information connections (GIC) affine transformations which assumes additional equipment of initial computing system (CS) with the appropriate switching system implementing, depending on character of GIC change, one of the methods of block reorganization providing effective implementation of CS in wide range of GIC parameters change. The received estimations of hardware expenses for various methods of reorganization allow to define efficiency of CS implementation for each specific case. Разработана методика синтеза архитектуры вычислительной системы с перестраиваемой струк­ту­рой при аффинных преобразованиях графов информационных связей (ГИС), которая пред­по­ла­га­ет дооснащение исходной вычислительной системы (ВС) соответствующей сис­те­мой ко­м­му­та­ции, реализующей, в зависимости от характера изменения ГИС, один из способов бло­ч­ной пе­ре­строй­ки, обеспечивающих эффективную реализацию ВС в широком диапазоне из­ме­не­ния па­ра­мет­ров ГИС. Полученные оценки аппаратурных затрат для различных способов пе­ре­строй­ки по­зво­ля­ют определить эффективность реализации ВС для каждого конкретного случая. PE "Politekhperiodika", Book and Journal Publishers 2011-08-24 Article Article Peer-reviewed Article application/pdf https://www.tkea.com.ua/index.php/journal/article/view/TKEA2011.4.10 Technology and design in electronic equipment; No. 4 (2011): Tekhnologiya i konstruirovanie v elektronnoi apparature; 10-14 Технологія та конструювання в електронній апаратурі; № 4 (2011): Технология и конструирование в электронной аппаратуре; 10-14 3083-6549 3083-6530 uk https://www.tkea.com.ua/index.php/journal/article/view/TKEA2011.4.10/455 Copyright (c) 2011 Sheik-Seikin A. N. http://creativecommons.org/licenses/by/4.0/
institution Technology and design in electronic equipment
baseUrl_str
datestamp_date 2025-11-11T15:25:01Z
collection OJS
language Ukrainian
topic аффинные преобразования
компенсатор боковых лепестков
граф информационных связей
ар­хи­тек­ту­ра вычислительной системы
вычислительный ресурс
коммутационный ресурс
spellingShingle аффинные преобразования
компенсатор боковых лепестков
граф информационных связей
ар­хи­тек­ту­ра вычислительной системы
вычислительный ресурс
коммутационный ресурс
Sheik-Seikin, A. N.
Архитектура устройств цифровой обработки сигналов с перестраиваемой структурой
topic_facet affine transformations
sidelobe canceller
data-flow graph
computer system architecture
computational resource
switching resource
аффинные преобразования
компенсатор боковых лепестков
граф информационных связей
ар­хи­тек­ту­ра вычислительной системы
вычислительный ресурс
коммутационный ресурс
format Article
author Sheik-Seikin, A. N.
author_facet Sheik-Seikin, A. N.
author_sort Sheik-Seikin, A. N.
title Архитектура устройств цифровой обработки сигналов с перестраиваемой структурой
title_short Архитектура устройств цифровой обработки сигналов с перестраиваемой структурой
title_full Архитектура устройств цифровой обработки сигналов с перестраиваемой структурой
title_fullStr Архитектура устройств цифровой обработки сигналов с перестраиваемой структурой
title_full_unstemmed Архитектура устройств цифровой обработки сигналов с перестраиваемой структурой
title_sort архитектура устройств цифровой обработки сигналов с перестраиваемой структурой
title_alt Architecture of digital signal’s processing units with the rebuildable structure
description The synthesis technique is developed for the computing system architecture with tunable structure with graph of information connections (GIC) affine transformations which assumes additional equipment of initial computing system (CS) with the appropriate switching system implementing, depending on character of GIC change, one of the methods of block reorganization providing effective implementation of CS in wide range of GIC parameters change. The received estimations of hardware expenses for various methods of reorganization allow to define efficiency of CS implementation for each specific case.
publisher PE "Politekhperiodika", Book and Journal Publishers
publishDate 2011
url https://www.tkea.com.ua/index.php/journal/article/view/TKEA2011.4.10
work_keys_str_mv AT sheikseikinan architectureofdigitalsignalsprocessingunitswiththerebuildablestructure
AT sheikseikinan arhitekturaustrojstvcifrovojobrabotkisignalovsperestraivaemojstrukturoj
first_indexed 2025-11-01T02:31:37Z
last_indexed 2025-11-12T02:42:22Z
_version_ 1850410265167790080