Reconfigurable the Viterbi decoder on the basis of FPGA Xilinx
Gespeichert in:
| Datum: | 2015 |
|---|---|
| 1. Verfasser: | E. N. Chichirin |
| Format: | Artikel |
| Sprache: | Englisch |
| Veröffentlicht: |
2015
|
| Schriftenreihe: | Computer means, networks and systems |
| Online Zugang: | http://jnas.nbuv.gov.ua/article/UJRN-0000460620 |
| Tags: |
Tag hinzufügen
Keine Tags, Fügen Sie den ersten Tag hinzu!
|
| Назва журналу: | Library portal of National Academy of Sciences of Ukraine | LibNAS |
Institution
Library portal of National Academy of Sciences of Ukraine | LibNASÄhnliche Einträge
Deep neural network elements and their implementation in FPGA Xilinx
von: T. A. Samoliuk
Veröffentlicht: (2015)
von: T. A. Samoliuk
Veröffentlicht: (2015)
Application of FPGA-based reconfigurable accelerators for network security tasks
von: Ya. Hilhurt
Veröffentlicht: (2014)
von: Ya. Hilhurt
Veröffentlicht: (2014)
Reduced reconfiguration overhead in the reconfigurable computing systems
von: H. M. Lutskyi, et al.
Veröffentlicht: (2015)
von: H. M. Lutskyi, et al.
Veröffentlicht: (2015)
Optimization of the Mealy Automaton Circuit in the FPGA Basis
von: O. O. Barkalov, et al.
Veröffentlicht: (2022)
von: O. O. Barkalov, et al.
Veröffentlicht: (2022)
Перестраиваемая структура декодера Витерби в базисе ПЛИС Xilinx
von: Чичирин, Е.Н.
Veröffentlicht: (2015)
von: Чичирин, Е.Н.
Veröffentlicht: (2015)
Optimization models of reconfiguring network structures
von: Kuzmychov, A. I., et al.
Veröffentlicht: (2017)
von: Kuzmychov, A. I., et al.
Veröffentlicht: (2017)
Decoder for quadrature Interference Signals
von: Kosyak, I. V.
Veröffentlicht: (2013)
von: Kosyak, I. V.
Veröffentlicht: (2013)
Comparative analysis of construction of the decoder of the convolution code
von: E. P. Sosnenko
Veröffentlicht: (2015)
von: E. P. Sosnenko
Veröffentlicht: (2015)
Optimization models of reconfiguring network structures
von: A. I. Kuzmychov, et al.
Veröffentlicht: (2017)
von: A. I. Kuzmychov, et al.
Veröffentlicht: (2017)
Improved Decoding Algorithms for Convolutional Codes
von: K. P. Sosnenko
Veröffentlicht: (2024)
von: K. P. Sosnenko
Veröffentlicht: (2024)
The converter devices based reconfiguration of distributed structures
von: V. I. Zozulev
Veröffentlicht: (2017)
von: V. I. Zozulev
Veröffentlicht: (2017)
Concept of the multynomenclature reconfigurable machine repair cluster
von: S. V. Kovalevskyy, et al.
Veröffentlicht: (2018)
von: S. V. Kovalevskyy, et al.
Veröffentlicht: (2018)
The public and the private: Reconfiguring the interrelationship during a civil act
von: N. Kostenko
Veröffentlicht: (2019)
von: N. Kostenko
Veröffentlicht: (2019)
The public and the private: Reconfiguring the interrelationship during a civil act
von: N. Kostenko
Veröffentlicht: (2019)
von: N. Kostenko
Veröffentlicht: (2019)
The Optimal Reconfiguration o f Distribution Power System
von: B. V. Tsyhanenko
Veröffentlicht: (2016)
von: B. V. Tsyhanenko
Veröffentlicht: (2016)
DYNAMIC RECONFIGURATION OF PHOTOVOLTAIC SOURCES FOR ALTERNATING CURRENT GENERATION
von: Bondarenko , D.
Veröffentlicht: (2026)
von: Bondarenko , D.
Veröffentlicht: (2026)
Coder and decoder of fractal signals of comb-type structure
von: R. L. Politanskij, et al.
Veröffentlicht: (2014)
von: R. L. Politanskij, et al.
Veröffentlicht: (2014)
Реализация схемы устройства управления на FPGA
von: Баркалов, А.А., et al.
Veröffentlicht: (2013)
von: Баркалов, А.А., et al.
Veröffentlicht: (2013)
The formalization of adaptive tasks mapping in the reconfigurable computing systems on FPGAs
von: I. A. Klymenko
Veröffentlicht: (2016)
von: I. A. Klymenko
Veröffentlicht: (2016)
Phoneme Recognition Output Post-Processing for Word Sequences Decoding
von: M. Sazhok
Veröffentlicht: (2015)
von: M. Sazhok
Veröffentlicht: (2015)
Phoneme Recognition Output Post-Processing for Word Sequences Decoding
von: Sazhok, М.
Veröffentlicht: (2015)
von: Sazhok, М.
Veröffentlicht: (2015)
Scientific palette of Ukrainian linguist Nadiia Boyko: Decode attempt
von: A. Hanzha
Veröffentlicht: (2022)
von: A. Hanzha
Veröffentlicht: (2022)
Study of the corrective ability of sync codes for the matched processing decoder
von: A. V. Sadchenko, et al.
Veröffentlicht: (2018)
von: A. V. Sadchenko, et al.
Veröffentlicht: (2018)
Checkability of the circuits in FPGA designs according to power dissipation
von: V. V. Antonjuk, et al.
Veröffentlicht: (2019)
von: V. V. Antonjuk, et al.
Veröffentlicht: (2019)
Синтез совмещенного микропрограммного автомата в базисе FPGA
von: Баркалов, А.А., et al.
Veröffentlicht: (2015)
von: Баркалов, А.А., et al.
Veröffentlicht: (2015)
Реализация схемы совмещенного автомата в базисе FPGA
von: Баркалов, А.А., et al.
Veröffentlicht: (2016)
von: Баркалов, А.А., et al.
Veröffentlicht: (2016)
Реализация автомата Мура в базисе гибридных FPGA
von: Цололо, С.А.
Veröffentlicht: (2014)
von: Цололо, С.А.
Veröffentlicht: (2014)
Impact of Reconfiguration of the Middle East Subsystem on International Relations (Security Aspect)
von: O. A. Koppel, et al.
Veröffentlicht: (2024)
von: O. A. Koppel, et al.
Veröffentlicht: (2024)
Mathematical model for aerial image decoding and automated analysis of urban infrastructure
von: Marushchak, Vasyl
Veröffentlicht: (2025)
von: Marushchak, Vasyl
Veröffentlicht: (2025)
On the construction of user interface using FPGA for knowledge-oriented systems
von: L. I. Kurzantseva
Veröffentlicht: (2016)
von: L. I. Kurzantseva
Veröffentlicht: (2016)
Исследование методов построения вычислительных устройств на основе FPGA
von: Жабин, В.И., et al.
Veröffentlicht: (2002)
von: Жабин, В.И., et al.
Veröffentlicht: (2002)
Features of the reconfiguration of the transformer-and-switches executive structure of the stabilizer-AC voltage regulator
von: K. O. Lypkivskyi
Veröffentlicht: (2017)
von: K. O. Lypkivskyi
Veröffentlicht: (2017)
Computational method of fuzzy decoding of multicomponent turbo codes in wireless data communication
von: B. V. Horlynskyi
Veröffentlicht: (2019)
von: B. V. Horlynskyi
Veröffentlicht: (2019)
Intellectual Memory System with the Partitioned Modules on FPGA and Ring-bus Circuits
von: A. V. Palagin, et al.
Veröffentlicht: (2017)
von: A. V. Palagin, et al.
Veröffentlicht: (2017)
Глибокі нейромережі та елементи їх реалізації в ПЛІС FPGA
von: Самолюк, Т.А.
Veröffentlicht: (2015)
von: Самолюк, Т.А.
Veröffentlicht: (2015)
Контролепридатність схем в FPGA-проектах за ознакою розсіюваної потужності
von: Antoniuk, V., et al.
Veröffentlicht: (2019)
von: Antoniuk, V., et al.
Veröffentlicht: (2019)
Реализация автомата Мура на FPGA в виде сети Петри
von: Баркалов, А.А., et al.
Veröffentlicht: (2006)
von: Баркалов, А.А., et al.
Veröffentlicht: (2006)
Модели анализа неисправностей цифровых систем на основе FPGA, CPLD
von: Хаханов, В.И., et al.
Veröffentlicht: (2001)
von: Хаханов, В.И., et al.
Veröffentlicht: (2001)
Контролепригодность схем в FPGA-проектах по признаку рассеиваемой мощности
von: Антонюк, В.В., et al.
Veröffentlicht: (2019)
von: Антонюк, В.В., et al.
Veröffentlicht: (2019)
Extended mixed integer quadratic programming for simultaneous distributed generation location and network reconfiguration
von: Tami, Y., et al.
Veröffentlicht: (2023)
von: Tami, Y., et al.
Veröffentlicht: (2023)
Ähnliche Einträge
-
Deep neural network elements and their implementation in FPGA Xilinx
von: T. A. Samoliuk
Veröffentlicht: (2015) -
Application of FPGA-based reconfigurable accelerators for network security tasks
von: Ya. Hilhurt
Veröffentlicht: (2014) -
Reduced reconfiguration overhead in the reconfigurable computing systems
von: H. M. Lutskyi, et al.
Veröffentlicht: (2015) -
Optimization of the Mealy Automaton Circuit in the FPGA Basis
von: O. O. Barkalov, et al.
Veröffentlicht: (2022) -
Перестраиваемая структура декодера Витерби в базисе ПЛИС Xilinx
von: Чичирин, Е.Н.
Veröffentlicht: (2015)