Impact of sidewall spacer on gate leakage behavior of nano-scale MOSFETs
Gespeichert in:
| Datum: | 2011 |
|---|---|
| Hauptverfasser: | A. K. Rana, N. Chand, V. Kapoor |
| Format: | Artikel |
| Sprache: | English |
| Veröffentlicht: |
2011
|
| Schriftenreihe: | Semiconductor Physics, Quantum Electronics and Optoelectronics |
| Online Zugang: | http://jnas.nbuv.gov.ua/article/UJRN-0000349496 |
| Tags: |
Tag hinzufügen
Keine Tags, Fügen Sie den ersten Tag hinzu!
|
| Назва журналу: | Library portal of National Academy of Sciences of Ukraine | LibNAS |
Institution
Library portal of National Academy of Sciences of Ukraine | LibNASÄhnliche Einträge
-
Impact of sidewall spacer on gate leakage behavior of nano-scale MOSFETs
von: Rana, A.K., et al.
Veröffentlicht: (2011) -
Influence of traps in gate oxide-Si film transition layers on FD MOSFET's characteristics at cryogenic emperatures
von: Lysenko, V.S., et al.
Veröffentlicht: (2007) -
A neural computation to study the scaling capability of the undoped DG MOSFET
von: Djeffal, F., et al.
Veröffentlicht: (2008) -
Cascade of Axial-Symmetric Inhomogeneous Resonators with Impedance Sidewalls
von: Kazanskiy, V. B., et al.
Veröffentlicht: (2013) -
ПОРІВНЯЛЬНИЙ АНАЛІЗ ДИНАМІЧНИХ ХАРАКТЕРИСТИК SI-MOSFET, SIC-MOSFET ТА SI-IGBT ТРАНЗИСТОРІВ
von: Ковбаса, С.М., et al.
Veröffentlicht: (2025)